aboutsummaryrefslogtreecommitdiffstats
path: root/tests/verilog
ModeNameSize
-rw-r--r--.gitignore53logstatsplain
-rw-r--r--atom_type_signedness.ys443logstatsplain
-rw-r--r--block_labels.ys394logstatsplain
-rw-r--r--bug2037.ys917logstatsplain
-rw-r--r--bug2042-sv.ys761logstatsplain
-rw-r--r--bug2042.ys164logstatsplain
-rw-r--r--bug2493.ys244logstatsplain
-rw-r--r--bug656.v366logstatsplain
-rw-r--r--bug656.ys409logstatsplain
-rw-r--r--const_arst.ys506logstatsplain
-rw-r--r--const_sr.ys546logstatsplain
-rw-r--r--genblk_case.v311logstatsplain
-rw-r--r--genblk_case.ys473logstatsplain
-rw-r--r--genblk_port_decl.ys272logstatsplain
-rw-r--r--hidden_decl.ys251logstatsplain
-rw-r--r--macro_unapplied.ys426logstatsplain
-rw-r--r--macro_unapplied_newline.ys162logstatsplain
-rwxr-xr-xrun-test.sh93logstatsplain
-rw-r--r--task_attr.ys460logstatsplain
-rw-r--r--unnamed_block.ys399logstatsplain
-rw-r--r--unnamed_genblk.sv1271logstatsplain
-rw-r--r--unnamed_genblk.ys313logstatsplain
-rw-r--r--upto.ys65logstatsplain
-rw-r--r--wire_and_var.sv709logstatsplain
-rw-r--r--wire_and_var.ys412logstatsplain