1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
400
401
402
403
404
405
406
407
408
409
410
411
412
413
414
415
416
417
418
419
420
421
422
423
424
425
426
427
428
429
430
431
432
433
434
435
436
437
438
439
440
441
442
443
444
445
446
447
448
449
450
451
452
453
454
455
456
457
458
459
460
461
462
463
464
465
466
467
468
469
470
471
472
473
474
475
476
477
478
479
480
481
482
483
484
485
486
487
488
489
490
491
492
493
494
495
496
497
498
499
500
501
502
503
504
505
506
507
508
509
510
511
512
513
514
515
516
517
518
519
520
521
522
523
524
525
526
527
528
529
530
531
532
533
534
535
536
537
538
539
540
541
542
543
544
545
546
547
548
549
550
551
552
553
554
555
556
557
558
559
560
561
562
563
564
565
566
567
568
569
570
571
572
573
574
575
576
577
578
579
580
581
582
583
584
585
586
587
588
589
590
591
592
593
594
595
596
597
598
599
600
601
602
603
604
605
606
607
608
609
610
611
612
613
614
615
616
617
618
619
620
621
622
623
624
625
626
627
628
629
630
631
632
633
634
635
636
637
638
639
640
641
642
643
644
645
646
647
648
649
650
651
652
653
654
655
656
657
658
659
660
661
662
663
664
665
666
667
668
669
670
671
672
673
674
675
676
677
678
679
680
681
682
683
684
685
686
687
688
689
690
691
692
693
694
695
696
697
698
699
700
701
702
703
704
705
706
707
708
709
710
711
712
713
714
715
716
717
718
719
720
721
722
723
724
725
726
727
728
729
730
731
732
733
734
735
736
737
738
739
740
741
742
743
744
745
746
747
748
749
750
751
752
753
754
755
756
757
758
759
760
761
762
763
764
765
766
767
768
769
770
771
772
773
774
775
776
777
778
779
780
781
782
783
784
785
786
787
788
789
790
791
792
793
794
795
796
797
798
799
800
801
802
803
804
805
806
807
808
809
810
811
812
813
814
815
816
817
818
819
820
821
822
823
824
825
826
827
828
829
830
831
832
833
834
835
836
837
838
839
840
841
842
843
844
845
846
847
848
849
850
851
852
853
854
855
856
857
858
859
860
861
862
863
864
865
866
867
868
869
870
871
872
873
874
875
876
877
878
879
880
881
882
883
884
885
886
887
888
889
890
891
892
893
894
895
896
897
898
899
900
901
902
903
904
905
906
907
908
909
910
911
912
913
914
915
916
917
918
919
920
921
922
923
924
925
926
927
928
929
930
931
932
933
934
935
936
937
938
939
940
941
942
943
944
945
946
947
948
949
950
951
952
953
954
955
956
957
958
959
960
961
962
963
964
965
966
967
968
969
970
971
972
973
974
975
976
977
978
979
980
981
982
983
984
985
986
987
988
989
990
991
992
993
994
995
996
997
998
999
1000
1001
1002
1003
1004
1005
1006
1007
1008
1009
1010
1011
1012
1013
1014
1015
1016
1017
1018
1019
1020
1021
1022
1023
1024
1025
1026
1027
1028
1029
1030
1031
1032
1033
1034
1035
1036
1037
1038
1039
1040
1041
1042
1043
1044
1045
1046
1047
1048
1049
1050
1051
1052
1053
1054
1055
1056
1057
1058
1059
1060
1061
1062
1063
1064
1065
1066
1067
1068
1069
1070
1071
1072
1073
1074
1075
1076
1077
1078
1079
1080
1081
1082
1083
1084
1085
1086
1087
1088
1089
1090
1091
1092
1093
1094
1095
1096
1097
1098
1099
1100
1101
1102
1103
1104
1105
1106
1107
1108
1109
1110
1111
1112
1113
1114
1115
1116
1117
1118
1119
1120
1121
1122
1123
1124
1125
1126
1127
1128
1129
1130
1131
1132
1133
1134
1135
1136
1137
1138
1139
1140
1141
1142
1143
1144
1145
1146
1147
1148
1149
1150
1151
1152
1153
1154
1155
1156
1157
1158
1159
1160
1161
1162
1163
1164
1165
1166
1167
1168
1169
1170
1171
1172
1173
1174
1175
1176
1177
1178
1179
1180
1181
1182
1183
1184
1185
1186
1187
1188
1189
1190
1191
1192
1193
1194
1195
1196
1197
1198
1199
1200
1201
1202
1203
1204
1205
1206
1207
1208
1209
1210
1211
1212
1213
1214
1215
1216
1217
1218
1219
1220
1221
1222
1223
1224
1225
1226
1227
1228
1229
1230
1231
1232
1233
1234
1235
1236
1237
1238
1239
1240
1241
1242
1243
1244
1245
1246
1247
1248
1249
1250
1251
1252
1253
1254
1255
1256
1257
1258
1259
1260
1261
1262
1263
1264
1265
1266
1267
1268
1269
1270
1271
1272
1273
1274
1275
1276
1277
1278
1279
1280
1281
1282
1283
1284
1285
1286
1287
1288
1289
1290
1291
1292
1293
1294
1295
1296
1297
1298
1299
1300
1301
1302
1303
1304
1305
1306
1307
1308
1309
1310
1311
1312
1313
1314
1315
1316
1317
1318
1319
1320
1321
1322
1323
1324
1325
1326
1327
1328
1329
1330
1331
1332
1333
1334
1335
1336
1337
1338
1339
1340
1341
1342
1343
1344
1345
1346
1347
1348
1349
1350
1351
1352
1353
1354
1355
1356
1357
1358
1359
1360
1361
1362
1363
1364
1365
1366
1367
1368
1369
1370
1371
1372
1373
1374
1375
1376
1377
1378
1379
1380
1381
1382
1383
1384
1385
1386
1387
1388
1389
1390
1391
1392
1393
1394
1395
1396
1397
1398
1399
1400
1401
1402
1403
1404
1405
1406
1407
1408
1409
1410
1411
1412
1413
1414
1415
1416
1417
1418
1419
1420
1421
1422
1423
1424
1425
1426
1427
1428
1429
1430
1431
1432
1433
1434
1435
1436
1437
1438
1439
1440
1441
1442
1443
1444
1445
1446
1447
1448
1449
1450
1451
1452
1453
1454
1455
1456
1457
1458
1459
1460
1461
1462
1463
1464
1465
1466
1467
1468
1469
1470
1471
1472
1473
1474
1475
1476
1477
1478
1479
1480
1481
1482
1483
1484
1485
1486
1487
1488
1489
1490
1491
1492
1493
1494
1495
1496
1497
1498
1499
1500
1501
1502
1503
1504
1505
1506
1507
1508
1509
1510
1511
1512
1513
1514
1515
1516
1517
1518
1519
1520
1521
1522
1523
1524
1525
1526
1527
1528
1529
1530
1531
1532
1533
1534
1535
1536
1537
1538
1539
1540
1541
1542
1543
1544
1545
1546
1547
1548
1549
1550
1551
1552
1553
1554
1555
1556
1557
1558
1559
1560
1561
1562
1563
1564
1565
1566
1567
1568
1569
1570
1571
1572
1573
1574
1575
1576
1577
1578
1579
1580
1581
1582
1583
1584
1585
1586
1587
1588
1589
1590
1591
1592
1593
1594
1595
1596
1597
1598
1599
1600
1601
1602
1603
1604
1605
1606
1607
1608
1609
1610
1611
1612
1613
1614
1615
1616
1617
1618
1619
1620
1621
1622
1623
1624
1625
1626
1627
1628
1629
1630
1631
1632
1633
1634
1635
1636
1637
1638
1639
1640
1641
1642
1643
1644
1645
1646
1647
1648
1649
1650
1651
1652
1653
1654
1655
1656
1657
1658
1659
1660
1661
1662
1663
1664
1665
1666
1667
1668
1669
1670
1671
1672
1673
1674
1675
1676
1677
1678
1679
1680
1681
1682
1683
1684
1685
1686
1687
1688
1689
1690
1691
1692
1693
1694
1695
1696
1697
1698
1699
1700
1701
1702
1703
1704
1705
1706
1707
1708
1709
1710
1711
1712
1713
1714
1715
1716
1717
1718
1719
1720
1721
1722
1723
1724
1725
1726
1727
1728
1729
1730
1731
1732
1733
1734
1735
1736
1737
1738
1739
1740
1741
1742
1743
1744
1745
1746
1747
1748
1749
1750
1751
1752
1753
1754
1755
1756
1757
1758
1759
1760
1761
1762
1763
1764
1765
1766
1767
1768
1769
1770
1771
1772
1773
1774
1775
1776
1777
1778
1779
1780
1781
1782
1783
1784
1785
1786
1787
1788
1789
1790
1791
1792
1793
1794
1795
1796
1797
1798
1799
1800
1801
1802
1803
1804
1805
1806
1807
1808
1809
1810
1811
1812
1813
1814
1815
1816
1817
1818
1819
1820
1821
1822
1823
1824
1825
1826
1827
1828
1829
1830
1831
1832
1833
1834
1835
1836
1837
1838
1839
1840
1841
1842
1843
1844
|
/*
ChibiOS - Copyright (C) 2006..2017 Giovanni Di Sirio
Licensed under the Apache License, Version 2.0 (the "License");
you may not use this file except in compliance with the License.
You may obtain a copy of the License at
http://www.apache.org/licenses/LICENSE-2.0
Unless required by applicable law or agreed to in writing, software
distributed under the License is distributed on an "AS IS" BASIS,
WITHOUT WARRANTIES OR CONDITIONS OF ANY KIND, either express or implied.
See the License for the specific language governing permissions and
limitations under the License.
*/
/*
* This file has been automatically generated using ChibiStudio board
* generator plugin. Do not edit manually.
*/
#ifndef BOARD_H
#define BOARD_H
/*===========================================================================*/
/* Driver constants. */
/*===========================================================================*/
/*
* Setup for STMicroelectronics STM32 Nucleo144-F413ZH board.
*/
/*
* Board identifier.
*/
#define BOARD_ST_NUCLEO144_F413ZH
#define BOARD_NAME "STMicroelectronics STM32 Nucleo144-F413ZH"
/*
* Board oscillators-related settings.
* NOTE: LSE not fitted.
*/
#if !defined(STM32_LSECLK)
#define STM32_LSECLK 0U
#endif
#if !defined(STM32_HSECLK)
#define STM32_HSECLK 8000000U
#endif
#define STM32_HSE_BYPASS
/*
* Board voltages.
* Required for performance limits calculation.
*/
#define STM32_VDD 300U
/*
* MCU type as defined in the ST header.
*/
#define STM32F413xx
/*
* IO pins assignments.
*/
#define GPIOA_ZIO_D32 0U
#define GPIOA_TIM2_CH1 0U
#define GPIOA_PIN1 1U
#define GPIOA_ZIO_A8 2U
#define GPIOA_ADC1_IN2 2U
#define GPIOA_ARD_A0 3U
#define GPIOA_ADC1_IN3 3U
#define GPIOA_ZIO_D24 4U
#define GPIOA_SPI3_NSS 4U
#define GPIOA_ARD_D13 5U
#define GPIOA_SPI1_SCK 5U
#define GPIOA_ARD_D12 6U
#define GPIOA_SPI1_MISO 6U
#define GPIOA_ARD_D11 7U
#define GPIOA_SPI1_MOSI 7U
#define GPIOA_ZIO_D71 7U
#define GPIOA_USB_SOF 8U
#define GPIOA_USB_VBUS 9U
#define GPIOA_USB_ID 10U
#define GPIOA_USB_DM 11U
#define GPIOA_USB_DP 12U
#define GPIOA_SWDIO 13U
#define GPIOA_SWCLK 14U
#define GPIOA_ZIO_D20 15U
#define GPIOA_I2S3_WS 15U
#define GPIOB_ZIO_D33 0U
#define GPIOB_TIM3_CH3 0U
#define GPIOB_LED1 0U
#define GPIOB_ZIO_A6 1U
#define GPIOB_ADC1_IN9 1U
#define GPIOB_ZIO_D27 2U
#define GPIOB_QUADSPI_CLK 2U
#define GPIOB_ZIO_D23 3U
#define GPIOB_I2S3_CK 3U
#define GPIOB_ZIO_D25 4U
#define GPIOB_SPI3_MISO 4U
#define GPIOB_ZIO_D22 5U
#define GPIOB_I2S3_SD 5U
#define GPIOB_ZIO_D26 6U
#define GPIOB_QUADSPI_BK1_NCS 6U
#define GPIOB_LED2 7U
#define GPIOB_ARD_D15 8U
#define GPIOB_I2C1_SCL 8U
#define GPIOB_ARD_D14 9U
#define GPIOB_I2C1_SDA 9U
#define GPIOB_ZIO_D36 10U
#define GPIOB_TIM2_CH3 10U
#define GPIOB_ZIO_D35 11U
#define GPIOB_TIM2_CH4 11U
#define GPIOB_ZIO_D19 12U
#define GPIOB_I2S2_WS 12U
#define GPIOB_ZIO_D18 13U
#define GPIOB_I2S2_CK 13U
#define GPIOB_LED3 14U
#define GPIOB_ZIO_D17 15U
#define GPIOB_I2S2_SD 15U
#define GPIOC_ARD_A1 0U
#define GPIOC_ADC1_IN10 0U
#define GPIOC_ARD_A3 1U
#define GPIOC_ADC1_IN11 1U
#define GPIOC_ZIO_A7 2U
#define GPIOC_ADC1_IN12 2U
#define GPIOC_ARD_A2 3U
#define GPIOC_ADC1_IN13 3U
#define GPIOC_ARD_A4 4U
#define GPIOC_ADC1_IN14 4U
#define GPIOC_ARD_A5 5U
#define GPIOC_ADC1_IN15 5U
#define GPIOC_ZIO_D16 6U
#define GPIOC_I2S2_MCK 6U
#define GPIOC_ZIO_D21 7U
#define GPIOC_I2S3_MCK 7U
#define GPIOC_ZIO_D43 8U
#define GPIOC_SDMMC_D0 8U
#define GPIOC_ZIO_D44 9U
#define GPIOC_SDMMC_D1 9U
#define GPIOC_ZIO_D45 10U
#define GPIOC_SDMMC_D2 10U
#define GPIOC_ZIO_D46 11U
#define GPIOC_SDMMC_D3 11U
#define GPIOC_ZIO_D47 12U
#define GPIOC_SDMMC_CK 12U
#define GPIOC_BUTTON 13U
#define GPIOC_OSC32_IN 14U
#define GPIOC_OSC32_OUT 15U
#define GPIOD_ZIO_D67 0U
#define GPIOD_CAN1_RX 0U
#define GPIOD_ZIO_D66 1U
#define GPIOD_CAN1_TX 1U
#define GPIOD_ZIO_D48 2U
#define GPIOD_SDMMC_CMD 2U
#define GPIOD_ZIO_D55 3U
#define GPIOD_USART2_CTS 3U
#define GPIOD_ZIO_D54 4U
#define GPIOD_USART2_RTS 4U
#define GPIOD_ZIO_D53 5U
#define GPIOD_USART2_TX 5U
#define GPIOD_ZIO_D52 6U
#define GPIOD_USART2_RX 6U
#define GPIOD_ZIO_D51 7U
#define GPIOD_USART2_SCLK 7U
#define GPIOD_USART3_RX 8U
#define GPIOD_STLK_RX 8U
#define GPIOD_USART3_TX 9U
#define GPIOD_STLK_TX 9U
#define GPIOD_PIN10 10U
#define GPIOD_ZIO_D30 11U
#define GPIOD_QUADSPI_BK1_IO0 11U
#define GPIOD_ZIO_D29 12U
#define GPIOD_QUADSPI_BK1_IO1 12U
#define GPIOD_ZIO_D28 13U
#define GPIOD_QUADSPI_BK1_IO3 13U
#define GPIOD_ARD_D10 14U
#define GPIOD_SPI1_NSS 14U
#define GPIOD_ARD_D9 15U
#define GPIOD_TIM4_CH4 15U
#define GPIOE_ZIO_D34 0U
#define GPIOE_TIM4_ETR 0U
#define GPIOE_PIN1 1U
#define GPIOE_ZIO_D31 2U
#define GPIOE_ZIO_D56 2U
#define GPIOE_QUADSPI_BK1_IO2 2U
#define GPIOE_ZIO_D60 3U
#define GPIOE_SAI1_SD_B 3U
#define GPIOE_ZIO_D57 4U
#define GPIOE_SAI1_FS_A 4U
#define GPIOE_ZIO_D58 5U
#define GPIOE_SAI1_SCK_A 5U
#define GPIOE_ZIO_D59 6U
#define GPIOE_SAI1_SD_A 6U
#define GPIOE_ZIO_D41 7U
#define GPIOE_TIM1_ETR 7U
#define GPIOE_ZIO_D42 8U
#define GPIOE_TIM1_CH1N 8U
#define GPIOE_ARD_D6 9U
#define GPIOE_TIM1_CH1 9U
#define GPIOE_ZIO_D40 10U
#define GPIOE_TIM1_CH2N 10U
#define GPIOE_ARD_D5 11U
#define GPIOE_TIM1_CH2 11U
#define GPIOE_ZIO_D39 12U
#define GPIOE_TIM1_CH3N 12U
#define GPIOE_ARD_D3 13U
#define GPIOE_TIM1_CH3 13U
#define GPIOE_ZIO_D38 14U
#define GPIOE_ZIO_D37 15U
#define GPIOE_TIM1_BKIN1 15U
#define GPIOF_ZIO_D68 0U
#define GPIOF_I2C2_SDA 0U
#define GPIOF_ZIO_D69 1U
#define GPIOF_I2C2_SCL 1U
#define GPIOF_ZIO_D70 2U
#define GPIOF_I2C2_SMBA 2U
#define GPIOF_PIN3 3U
#define GPIOF_PIN4 4U
#define GPIOF_PIN5 5U
#define GPIOF_PIN6 6U
#define GPIOF_ZIO_D62 7U
#define GPIOF_SAI1_MCLK_B 7U
#define GPIOF_ZIO_D61 8U
#define GPIOF_SAI1_SCK_B 8U
#define GPIOF_ZIO_D63 9U
#define GPIOF_SAI1_FS_B 9U
#define GPIOF_PIN10 10U
#define GPIOF_PIN11 11U
#define GPIOF_ARD_D8 12U
#define GPIOF_ARD_D7 13U
#define GPIOF_ARD_D4 14U
#define GPIOF_ARD_D2 15U
#define GPIOG_ZIO_D65 0U
#define GPIOG_ZIO_D64 1U
#define GPIOG_ZIO_D49 2U
#define GPIOG_ZIO_D50 3U
#define GPIOG_PIN4 4U
#define GPIOG_PIN5 5U
#define GPIOG_USB_GPIO_OUT 6U
#define GPIOG_USB_GPIO_IN 7U
#define GPIOG_PIN8 8U
#define GPIOG_ARD_D0 9U
#define GPIOG_USART6_RX 9U
#define GPIOG_PIN10 10U
#define GPIOG_PIN11 11U
#define GPIOG_PIN12 12U
#define GPIOG_PIN13 13U
#define GPIOG_ARD_D1 14U
#define GPIOG_USART6_TX 14U
#define GPIOG_PIN15 15U
#define GPIOH_OSC_IN 0U
#define GPIOH_OSC_OUT 1U
#define GPIOH_PIN2 2U
#define GPIOH_PIN3 3U
#define GPIOH_PIN4 4U
#define GPIOH_PIN5 5U
#define GPIOH_PIN6 6U
#define GPIOH_PIN7 7U
#define GPIOH_PIN8 8U
#define GPIOH_PIN9 9U
#define GPIOH_PIN10 10U
#define GPIOH_PIN11 11U
#define GPIOH_PIN12 12U
#define GPIOH_PIN13 13U
#define GPIOH_PIN14 14U
#define GPIOH_PIN15 15U
#define GPIOI_PIN0 0U
#define GPIOI_PIN1 1U
#define GPIOI_PIN2 2U
#define GPIOI_PIN3 3U
#define GPIOI_PIN4 4U
#define GPIOI_PIN5 5U
#define GPIOI_PIN6 6U
#define GPIOI_PIN7 7U
#define GPIOI_PIN8 8U
#define GPIOI_PIN9 9U
#define GPIOI_PIN10 10U
#define GPIOI_PIN11 11U
#define GPIOI_PIN12 12U
#define GPIOI_PIN13 13U
#define GPIOI_PIN14 14U
#define GPIOI_PIN15 15U
#define GPIOJ_PIN0 0U
#define GPIOJ_PIN1 1U
#define GPIOJ_PIN2 2U
#define GPIOJ_PIN3 3U
#define GPIOJ_PIN4 4U
#define GPIOJ_PIN5 5U
#define GPIOJ_PIN6 6U
#define GPIOJ_PIN7 7U
#define GPIOJ_PIN8 8U
#define GPIOJ_PIN9 9U
#define GPIOJ_PIN10 10U
#define GPIOJ_PIN11 11U
#define GPIOJ_PIN12 12U
#define GPIOJ_PIN13 13U
#define GPIOJ_PIN14 14U
#define GPIOJ_PIN15 15U
#define GPIOK_PIN0 0U
#define GPIOK_PIN1 1U
#define GPIOK_PIN2 2U
#define GPIOK_PIN3 3U
#define GPIOK_PIN4 4U
#define GPIOK_PIN5 5U
#define GPIOK_PIN6 6U
#define GPIOK_PIN7 7U
#define GPIOK_PIN8 8U
#define GPIOK_PIN9 9U
#define GPIOK_PIN10 10U
#define GPIOK_PIN11 11U
#define GPIOK_PIN12 12U
#define GPIOK_PIN13 13U
#define GPIOK_PIN14 14U
#define GPIOK_PIN15 15U
/*
* IO lines assignments.
*/
#define LINE_ZIO_D32 PAL_LINE(GPIOA, 0U)
#define LINE_TIM2_CH1 PAL_LINE(GPIOA, 0U)
#define LINE_ZIO_A8 PAL_LINE(GPIOA, 2U)
#define LINE_ADC1_IN2 PAL_LINE(GPIOA, 2U)
#define LINE_ARD_A0 PAL_LINE(GPIOA, 3U)
#define LINE_ADC1_IN3 PAL_LINE(GPIOA, 3U)
#define LINE_ZIO_D24 PAL_LINE(GPIOA, 4U)
#define LINE_SPI3_NSS PAL_LINE(GPIOA, 4U)
#define LINE_ARD_D13 PAL_LINE(GPIOA, 5U)
#define LINE_SPI1_SCK PAL_LINE(GPIOA, 5U)
#define LINE_ARD_D12 PAL_LINE(GPIOA, 6U)
#define LINE_SPI1_MISO PAL_LINE(GPIOA, 6U)
#define LINE_ARD_D11 PAL_LINE(GPIOA, 7U)
#define LINE_SPI1_MOSI PAL_LINE(GPIOA, 7U)
#define LINE_ZIO_D71 PAL_LINE(GPIOA, 7U)
#define LINE_USB_SOF PAL_LINE(GPIOA, 8U)
#define LINE_USB_VBUS PAL_LINE(GPIOA, 9U)
#define LINE_USB_ID PAL_LINE(GPIOA, 10U)
#define LINE_USB_DM PAL_LINE(GPIOA, 11U)
#define LINE_USB_DP PAL_LINE(GPIOA, 12U)
#define LINE_SWDIO PAL_LINE(GPIOA, 13U)
#define LINE_SWCLK PAL_LINE(GPIOA, 14U)
#define LINE_ZIO_D20 PAL_LINE(GPIOA, 15U)
#define LINE_I2S3_WS PAL_LINE(GPIOA, 15U)
#define LINE_ZIO_D33 PAL_LINE(GPIOB, 0U)
#define LINE_TIM3_CH3 PAL_LINE(GPIOB, 0U)
#define LINE_LED1 PAL_LINE(GPIOB, 0U)
#define LINE_ZIO_A6 PAL_LINE(GPIOB, 1U)
#define LINE_ADC1_IN9 PAL_LINE(GPIOB, 1U)
#define LINE_ZIO_D27 PAL_LINE(GPIOB, 2U)
#define LINE_QUADSPI_CLK PAL_LINE(GPIOB, 2U)
#define LINE_ZIO_D23 PAL_LINE(GPIOB, 3U)
#define LINE_I2S3_CK PAL_LINE(GPIOB, 3U)
#define LINE_ZIO_D25 PAL_LINE(GPIOB, 4U)
#define LINE_SPI3_MISO PAL_LINE(GPIOB, 4U)
#define LINE_ZIO_D22 PAL_LINE(GPIOB, 5U)
#define LINE_I2S3_SD PAL_LINE(GPIOB, 5U)
#define LINE_ZIO_D26 PAL_LINE(GPIOB, 6U)
#define LINE_QUADSPI_BK1_NCS PAL_LINE(GPIOB, 6U)
#define LINE_LED2 PAL_LINE(GPIOB, 7U)
#define LINE_ARD_D15 PAL_LINE(GPIOB, 8U)
#define LINE_I2C1_SCL PAL_LINE(GPIOB, 8U)
#define LINE_ARD_D14 PAL_LINE(GPIOB, 9U)
#define LINE_I2C1_SDA PAL_LINE(GPIOB, 9U)
#define LINE_ZIO_D36 PAL_LINE(GPIOB, 10U)
#define LINE_TIM2_CH3 PAL_LINE(GPIOB, 10U)
#define LINE_ZIO_D35 PAL_LINE(GPIOB, 11U)
#define LINE_TIM2_CH4 PAL_LINE(GPIOB, 11U)
#define LINE_ZIO_D19 PAL_LINE(GPIOB, 12U)
#define LINE_I2S2_WS PAL_LINE(GPIOB, 12U)
#define LINE_ZIO_D18 PAL_LINE(GPIOB, 13U)
#define LINE_I2S2_CK PAL_LINE(GPIOB, 13U)
#define LINE_LED3 PAL_LINE(GPIOB, 14U)
#define LINE_ZIO_D17 PAL_LINE(GPIOB, 15U)
#define LINE_I2S2_SD PAL_LINE(GPIOB, 15U)
#define LINE_ARD_A1 PAL_LINE(GPIOC, 0U)
#define LINE_ADC1_IN10 PAL_LINE(GPIOC, 0U)
#define LINE_ARD_A3 PAL_LINE(GPIOC, 1U)
#define LINE_ADC1_IN11 PAL_LINE(GPIOC, 1U)
#define LINE_ZIO_A7 PAL_LINE(GPIOC, 2U)
#define LINE_ADC1_IN12 PAL_LINE(GPIOC, 2U)
#define LINE_ARD_A2 PAL_LINE(GPIOC, 3U)
#define LINE_ADC1_IN13 PAL_LINE(GPIOC, 3U)
#define LINE_ARD_A4 PAL_LINE(GPIOC, 4U)
#define LINE_ADC1_IN14 PAL_LINE(GPIOC, 4U)
#define LINE_ARD_A5 PAL_LINE(GPIOC, 5U)
#define LINE_ADC1_IN15 PAL_LINE(GPIOC, 5U)
#define LINE_ZIO_D16 PAL_LINE(GPIOC, 6U)
#define LINE_I2S2_MCK PAL_LINE(GPIOC, 6U)
#define LINE_ZIO_D21 PAL_LINE(GPIOC, 7U)
#define LINE_I2S3_MCK PAL_LINE(GPIOC, 7U)
#define LINE_ZIO_D43 PAL_LINE(GPIOC, 8U)
#define LINE_SDMMC_D0 PAL_LINE(GPIOC, 8U)
#define LINE_ZIO_D44 PAL_LINE(GPIOC, 9U)
#define LINE_SDMMC_D1 PAL_LINE(GPIOC, 9U)
#define LINE_ZIO_D45 PAL_LINE(GPIOC, 10U)
#define LINE_SDMMC_D2 PAL_LINE(GPIOC, 10U)
#define LINE_ZIO_D46 PAL_LINE(GPIOC, 11U)
#define LINE_SDMMC_D3 PAL_LINE(GPIOC, 11U)
#define LINE_ZIO_D47 PAL_LINE(GPIOC, 12U)
#define LINE_SDMMC_CK PAL_LINE(GPIOC, 12U)
#define LINE_BUTTON PAL_LINE(GPIOC, 13U)
#define LINE_OSC32_IN PAL_LINE(GPIOC, 14U)
#define LINE_OSC32_OUT PAL_LINE(GPIOC, 15U)
#define LINE_ZIO_D67 PAL_LINE(GPIOD, 0U)
#define LINE_CAN1_RX PAL_LINE(GPIOD, 0U)
#define LINE_ZIO_D66 PAL_LINE(GPIOD, 1U)
#define LINE_CAN1_TX PAL_LINE(GPIOD, 1U)
#define LINE_ZIO_D48 PAL_LINE(GPIOD, 2U)
#define LINE_SDMMC_CMD PAL_LINE(GPIOD, 2U)
#define LINE_ZIO_D55 PAL_LINE(GPIOD, 3U)
#define LINE_USART2_CTS PAL_LINE(GPIOD, 3U)
#define LINE_ZIO_D54 PAL_LINE(GPIOD, 4U)
#define LINE_USART2_RTS PAL_LINE(GPIOD, 4U)
#define LINE_ZIO_D53 PAL_LINE(GPIOD, 5U)
#define LINE_USART2_TX PAL_LINE(GPIOD, 5U)
#define LINE_ZIO_D52 PAL_LINE(GPIOD, 6U)
#define LINE_USART2_RX PAL_LINE(GPIOD, 6U)
#define LINE_ZIO_D51 PAL_LINE(GPIOD, 7U)
#define LINE_USART2_SCLK PAL_LINE(GPIOD, 7U)
#define LINE_USART3_RX PAL_LINE(GPIOD, 8U)
#define LINE_STLK_RX PAL_LINE(GPIOD, 8U)
#define LINE_USART3_TX PAL_LINE(GPIOD, 9U)
#define LINE_STLK_TX PAL_LINE(GPIOD, 9U)
#define LINE_ZIO_D30 PAL_LINE(GPIOD, 11U)
#define LINE_QUADSPI_BK1_IO0 PAL_LINE(GPIOD, 11U)
#define LINE_ZIO_D29 PAL_LINE(GPIOD, 12U)
#define LINE_QUADSPI_BK1_IO1 PAL_LINE(GPIOD, 12U)
#define LINE_ZIO_D28 PAL_LINE(GPIOD, 13U)
#define LINE_QUADSPI_BK1_IO3 PAL_LINE(GPIOD, 13U)
#define LINE_ARD_D10 PAL_LINE(GPIOD, 14U)
#define LINE_SPI1_NSS PAL_LINE(GPIOD, 14U)
#define LINE_ARD_D9 PAL_LINE(GPIOD, 15U)
#define LINE_TIM4_CH4 PAL_LINE(GPIOD, 15U)
#define LINE_ZIO_D34 PAL_LINE(GPIOE, 0U)
#define LINE_TIM4_ETR PAL_LINE(GPIOE, 0U)
#define LINE_ZIO_D31 PAL_LINE(GPIOE, 2U)
#define LINE_ZIO_D56 PAL_LINE(GPIOE, 2U)
#define LINE_QUADSPI_BK1_IO2 PAL_LINE(GPIOE, 2U)
#define LINE_ZIO_D60 PAL_LINE(GPIOE, 3U)
#define LINE_SAI1_SD_B PAL_LINE(GPIOE, 3U)
#define LINE_ZIO_D57 PAL_LINE(GPIOE, 4U)
#define LINE_SAI1_FS_A PAL_LINE(GPIOE, 4U)
#define LINE_ZIO_D58 PAL_LINE(GPIOE, 5U)
#define LINE_SAI1_SCK_A PAL_LINE(GPIOE, 5U)
#define LINE_ZIO_D59 PAL_LINE(GPIOE, 6U)
#define LINE_SAI1_SD_A PAL_LINE(GPIOE, 6U)
#define LINE_ZIO_D41 PAL_LINE(GPIOE, 7U)
#define LINE_TIM1_ETR PAL_LINE(GPIOE, 7U)
#define LINE_ZIO_D42 PAL_LINE(GPIOE, 8U)
#define LINE_TIM1_CH1N PAL_LINE(GPIOE, 8U)
#define LINE_ARD_D6 PAL_LINE(GPIOE, 9U)
#define LINE_TIM1_CH1 PAL_LINE(GPIOE, 9U)
#define LINE_ZIO_D40 PAL_LINE(GPIOE, 10U)
#define LINE_TIM1_CH2N PAL_LINE(GPIOE, 10U)
#define LINE_ARD_D5 PAL_LINE(GPIOE, 11U)
#define LINE_TIM1_CH2 PAL_LINE(GPIOE, 11U)
#define LINE_ZIO_D39 PAL_LINE(GPIOE, 12U)
#define LINE_TIM1_CH3N PAL_LINE(GPIOE, 12U)
#define LINE_ARD_D3 PAL_LINE(GPIOE, 13U)
#define LINE_TIM1_CH3 PAL_LINE(GPIOE, 13U)
#define LINE_ZIO_D38 PAL_LINE(GPIOE, 14U)
#define LINE_ZIO_D37 PAL_LINE(GPIOE, 15U)
#define LINE_TIM1_BKIN1 PAL_LINE(GPIOE, 15U)
#define LINE_ZIO_D68 PAL_LINE(GPIOF, 0U)
#define LINE_I2C2_SDA PAL_LINE(GPIOF, 0U)
#define LINE_ZIO_D69 PAL_LINE(GPIOF, 1U)
#define LINE_I2C2_SCL PAL_LINE(GPIOF, 1U)
#define LINE_ZIO_D70 PAL_LINE(GPIOF, 2U)
#define LINE_I2C2_SMBA PAL_LINE(GPIOF, 2U)
#define LINE_ZIO_D62 PAL_LINE(GPIOF, 7U)
#define LINE_SAI1_MCLK_B PAL_LINE(GPIOF, 7U)
#define LINE_ZIO_D61 PAL_LINE(GPIOF, 8U)
#define LINE_SAI1_SCK_B PAL_LINE(GPIOF, 8U)
#define LINE_ZIO_D63 PAL_LINE(GPIOF, 9U)
#define LINE_SAI1_FS_B PAL_LINE(GPIOF, 9U)
#define LINE_ARD_D8 PAL_LINE(GPIOF, 12U)
#define LINE_ARD_D7 PAL_LINE(GPIOF, 13U)
#define LINE_ARD_D4 PAL_LINE(GPIOF, 14U)
#define LINE_ARD_D2 PAL_LINE(GPIOF, 15U)
#define LINE_ZIO_D65 PAL_LINE(GPIOG, 0U)
#define LINE_ZIO_D64 PAL_LINE(GPIOG, 1U)
#define LINE_ZIO_D49 PAL_LINE(GPIOG, 2U)
#define LINE_ZIO_D50 PAL_LINE(GPIOG, 3U)
#define LINE_USB_GPIO_OUT PAL_LINE(GPIOG, 6U)
#define LINE_USB_GPIO_IN PAL_LINE(GPIOG, 7U)
#define LINE_ARD_D0 PAL_LINE(GPIOG, 9U)
#define LINE_USART6_RX PAL_LINE(GPIOG, 9U)
#define LINE_ARD_D1 PAL_LINE(GPIOG, 14U)
#define LINE_USART6_TX PAL_LINE(GPIOG, 14U)
#define LINE_OSC_IN PAL_LINE(GPIOH, 0U)
#define LINE_OSC_OUT PAL_LINE(GPIOH, 1U)
/*===========================================================================*/
/* Driver pre-compile time settings. */
/*===========================================================================*/
/*===========================================================================*/
/* Derived constants and error checks. */
/*===========================================================================*/
/*===========================================================================*/
/* Driver data structures and types. */
/*===========================================================================*/
/*===========================================================================*/
/* Driver macros. */
/*===========================================================================*/
/*
* I/O ports initial setup, this configuration is established soon after reset
* in the initialization code.
* Please refer to the STM32 Reference Manual for details.
*/
#define PIN_MODE_INPUT(n) (0U << ((n) * 2U))
#define PIN_MODE_OUTPUT(n) (1U << ((n) * 2U))
#define PIN_MODE_ALTERNATE(n) (2U << ((n) * 2U))
#define PIN_MODE_ANALOG(n) (3U << ((n) * 2U))
#define PIN_ODR_LOW(n) (0U << (n))
#define PIN_ODR_HIGH(n) (1U << (n))
#define PIN_OTYPE_PUSHPULL(n) (0U << (n))
#define PIN_OTYPE_OPENDRAIN(n) (1U << (n))
#define PIN_OSPEED_VERYLOW(n) (0U << ((n) * 2U))
#define PIN_OSPEED_LOW(n) (1U << ((n) * 2U))
#define PIN_OSPEED_MEDIUM(n) (2U << ((n) * 2U))
#define PIN_OSPEED_HIGH(n) (3U << ((n) * 2U))
#define PIN_PUPDR_FLOATING(n) (0U << ((n) * 2U))
#define PIN_PUPDR_PULLUP(n) (1U << ((n) * 2U))
#define PIN_PUPDR_PULLDOWN(n) (2U << ((n) * 2U))
#define PIN_AFIO_AF(n, v) ((v) << (((n) % 8U) * 4U))
/*
* GPIOA setup:
*
* PA0 - ZIO_D32 TIM2_CH1 (input pullup).
* PA1 - PIN1 (input pullup).
* PA2 - ZIO_A8 ADC1_IN2 (input pullup).
* PA3 - ARD_A0 ADC1_IN3 (input pullup).
* PA4 - ZIO_D24 SPI3_NSS (input pullup).
* PA5 - ARD_D13 SPI1_SCK (input pullup).
* PA6 - ARD_D12 SPI1_MISO (input pullup).
* PA7 - ARD_D11 SPI1_MOSI ZIO_D71 (input pullup).
* PA8 - USB_SOF (alternate 10).
* PA9 - USB_VBUS (analog).
* PA10 - USB_ID (alternate 10).
* PA11 - USB_DM (alternate 10).
* PA12 - USB_DP (alternate 10).
* PA13 - SWDIO (alternate 0).
* PA14 - SWCLK (alternate 0).
* PA15 - ZIO_D20 I2S3_WS (alternate 6).
*/
#define VAL_GPIOA_MODER (PIN_MODE_INPUT(GPIOA_ZIO_D32) | \
PIN_MODE_INPUT(GPIOA_PIN1) | \
PIN_MODE_INPUT(GPIOA_ZIO_A8) | \
PIN_MODE_INPUT(GPIOA_ARD_A0) | \
PIN_MODE_INPUT(GPIOA_ZIO_D24) | \
PIN_MODE_INPUT(GPIOA_ARD_D13) | \
PIN_MODE_INPUT(GPIOA_ARD_D12) | \
PIN_MODE_INPUT(GPIOA_ARD_D11) | \
PIN_MODE_ALTERNATE(GPIOA_USB_SOF) | \
PIN_MODE_ANALOG(GPIOA_USB_VBUS) | \
PIN_MODE_ALTERNATE(GPIOA_USB_ID) | \
PIN_MODE_ALTERNATE(GPIOA_USB_DM) | \
PIN_MODE_ALTERNATE(GPIOA_USB_DP) | \
PIN_MODE_ALTERNATE(GPIOA_SWDIO) | \
PIN_MODE_ALTERNATE(GPIOA_SWCLK) | \
PIN_MODE_ALTERNATE(GPIOA_ZIO_D20))
#define VAL_GPIOA_OTYPER (PIN_OTYPE_PUSHPULL(GPIOA_ZIO_D32) | \
PIN_OTYPE_PUSHPULL(GPIOA_PIN1) | \
PIN_OTYPE_PUSHPULL(GPIOA_ZIO_A8) | \
PIN_OTYPE_PUSHPULL(GPIOA_ARD_A0) | \
PIN_OTYPE_PUSHPULL(GPIOA_ZIO_D24) | \
PIN_OTYPE_PUSHPULL(GPIOA_ARD_D13) | \
PIN_OTYPE_PUSHPULL(GPIOA_ARD_D12) | \
PIN_OTYPE_PUSHPULL(GPIOA_ARD_D11) | \
PIN_OTYPE_PUSHPULL(GPIOA_USB_SOF) | \
PIN_OTYPE_PUSHPULL(GPIOA_USB_VBUS) | \
PIN_OTYPE_PUSHPULL(GPIOA_USB_ID) | \
PIN_OTYPE_PUSHPULL(GPIOA_USB_DM) | \
PIN_OTYPE_PUSHPULL(GPIOA_USB_DP) | \
PIN_OTYPE_PUSHPULL(GPIOA_SWDIO) | \
PIN_OTYPE_PUSHPULL(GPIOA_SWCLK) | \
PIN_OTYPE_PUSHPULL(GPIOA_ZIO_D20))
#define VAL_GPIOA_OSPEEDR (PIN_OSPEED_HIGH(GPIOA_ZIO_D32) | \
PIN_OSPEED_VERYLOW(GPIOA_PIN1) | \
PIN_OSPEED_VERYLOW(GPIOA_ZIO_A8) | \
PIN_OSPEED_HIGH(GPIOA_ARD_A0) | \
PIN_OSPEED_HIGH(GPIOA_ZIO_D24) | \
PIN_OSPEED_HIGH(GPIOA_ARD_D13) | \
PIN_OSPEED_HIGH(GPIOA_ARD_D12) | \
PIN_OSPEED_HIGH(GPIOA_ARD_D11) | \
PIN_OSPEED_HIGH(GPIOA_USB_SOF) | \
PIN_OSPEED_HIGH(GPIOA_USB_VBUS) | \
PIN_OSPEED_HIGH(GPIOA_USB_ID) | \
PIN_OSPEED_HIGH(GPIOA_USB_DM) | \
PIN_OSPEED_HIGH(GPIOA_USB_DP) | \
PIN_OSPEED_HIGH(GPIOA_SWDIO) | \
PIN_OSPEED_HIGH(GPIOA_SWCLK) | \
PIN_OSPEED_HIGH(GPIOA_ZIO_D20))
#define VAL_GPIOA_PUPDR (PIN_PUPDR_PULLUP(GPIOA_ZIO_D32) | \
PIN_PUPDR_PULLUP(GPIOA_PIN1) | \
PIN_PUPDR_PULLUP(GPIOA_ZIO_A8) | \
PIN_PUPDR_PULLUP(GPIOA_ARD_A0) | \
PIN_PUPDR_PULLUP(GPIOA_ZIO_D24) | \
PIN_PUPDR_PULLUP(GPIOA_ARD_D13) | \
PIN_PUPDR_PULLUP(GPIOA_ARD_D12) | \
PIN_PUPDR_PULLUP(GPIOA_ARD_D11) | \
PIN_PUPDR_FLOATING(GPIOA_USB_SOF) | \
PIN_PUPDR_FLOATING(GPIOA_USB_VBUS) | \
PIN_PUPDR_FLOATING(GPIOA_USB_ID) | \
PIN_PUPDR_FLOATING(GPIOA_USB_DM) | \
PIN_PUPDR_FLOATING(GPIOA_USB_DP) | \
PIN_PUPDR_FLOATING(GPIOA_SWDIO) | \
PIN_PUPDR_FLOATING(GPIOA_SWCLK) | \
PIN_PUPDR_FLOATING(GPIOA_ZIO_D20))
#define VAL_GPIOA_ODR (PIN_ODR_HIGH(GPIOA_ZIO_D32) | \
PIN_ODR_HIGH(GPIOA_PIN1) | \
PIN_ODR_HIGH(GPIOA_ZIO_A8) | \
PIN_ODR_HIGH(GPIOA_ARD_A0) | \
PIN_ODR_HIGH(GPIOA_ZIO_D24) | \
PIN_ODR_HIGH(GPIOA_ARD_D13) | \
PIN_ODR_HIGH(GPIOA_ARD_D12) | \
PIN_ODR_HIGH(GPIOA_ARD_D11) | \
PIN_ODR_HIGH(GPIOA_USB_SOF) | \
PIN_ODR_HIGH(GPIOA_USB_VBUS) | \
PIN_ODR_HIGH(GPIOA_USB_ID) | \
PIN_ODR_HIGH(GPIOA_USB_DM) | \
PIN_ODR_HIGH(GPIOA_USB_DP) | \
PIN_ODR_HIGH(GPIOA_SWDIO) | \
PIN_ODR_HIGH(GPIOA_SWCLK) | \
PIN_ODR_HIGH(GPIOA_ZIO_D20))
#define VAL_GPIOA_AFRL (PIN_AFIO_AF(GPIOA_ZIO_D32, 0U) | \
PIN_AFIO_AF(GPIOA_PIN1, 0U) | \
PIN_AFIO_AF(GPIOA_ZIO_A8, 0U) | \
PIN_AFIO_AF(GPIOA_ARD_A0, 0U) | \
PIN_AFIO_AF(GPIOA_ZIO_D24, 0U) | \
PIN_AFIO_AF(GPIOA_ARD_D13, 0U) | \
PIN_AFIO_AF(GPIOA_ARD_D12, 0U) | \
PIN_AFIO_AF(GPIOA_ARD_D11, 0U))
#define VAL_GPIOA_AFRH (PIN_AFIO_AF(GPIOA_USB_SOF, 10U) | \
PIN_AFIO_AF(GPIOA_USB_VBUS, 0U) | \
PIN_AFIO_AF(GPIOA_USB_ID, 10U) | \
PIN_AFIO_AF(GPIOA_USB_DM, 10U) | \
PIN_AFIO_AF(GPIOA_USB_DP, 10U) | \
PIN_AFIO_AF(GPIOA_SWDIO, 0U) | \
PIN_AFIO_AF(GPIOA_SWCLK, 0U) | \
PIN_AFIO_AF(GPIOA_ZIO_D20, 6U))
/*
* GPIOB setup:
*
* PB0 - ZIO_D33 TIM3_CH3 LED1 (output pushpull maximum).
* PB1 - ZIO_A6 ADC1_IN9 (input pullup).
* PB2 - ZIO_D27 QUADSPI_CLK (input pullup).
* PB3 - ZIO_D23 I2S3_CK (input pullup).
* PB4 - ZIO_D25 SPI3_MISO (input pullup).
* PB5 - ZIO_D22 I2S3_SD (input pullup).
* PB6 - ZIO_D26 QUADSPI_BK1_NCS (input pullup).
* PB7 - LED2 (output pushpull maximum).
* PB8 - ARD_D15 I2C1_SCL (input pullup).
* PB9 - ARD_D14 I2C1_SDA (input pullup).
* PB10 - ZIO_D36 TIM2_CH3 (input pullup).
* PB11 - ZIO_D35 TIM2_CH4 (input pullup).
* PB12 - ZIO_D19 I2S2_WS (input pullup).
* PB13 - ZIO_D18 I2S2_CK (input pullup).
* PB14 - LED3 (output pushpull maximum).
* PB15 - ZIO_D17 I2S2_SD (input pullup).
*/
#define VAL_GPIOB_MODER (PIN_MODE_OUTPUT(GPIOB_ZIO_D33) | \
PIN_MODE_INPUT(GPIOB_ZIO_A6) | \
PIN_MODE_INPUT(GPIOB_ZIO_D27) | \
PIN_MODE_INPUT(GPIOB_ZIO_D23) | \
PIN_MODE_INPUT(GPIOB_ZIO_D25) | \
PIN_MODE_INPUT(GPIOB_ZIO_D22) | \
PIN_MODE_INPUT(GPIOB_ZIO_D26) | \
PIN_MODE_OUTPUT(GPIOB_LED2) | \
PIN_MODE_INPUT(GPIOB_ARD_D15) | \
PIN_MODE_INPUT(GPIOB_ARD_D14) | \
PIN_MODE_INPUT(GPIOB_ZIO_D36) | \
PIN_MODE_INPUT(GPIOB_ZIO_D35) | \
PIN_MODE_INPUT(GPIOB_ZIO_D19) | \
PIN_MODE_INPUT(GPIOB_ZIO_D18) | \
PIN_MODE_OUTPUT(GPIOB_LED3) | \
PIN_MODE_INPUT(GPIOB_ZIO_D17))
#define VAL_GPIOB_OTYPER (PIN_OTYPE_PUSHPULL(GPIOB_ZIO_D33) | \
PIN_OTYPE_PUSHPULL(GPIOB_ZIO_A6) | \
PIN_OTYPE_PUSHPULL(GPIOB_ZIO_D27) | \
PIN_OTYPE_PUSHPULL(GPIOB_ZIO_D23) | \
PIN_OTYPE_PUSHPULL(GPIOB_ZIO_D25) | \
PIN_OTYPE_PUSHPULL(GPIOB_ZIO_D22) | \
PIN_OTYPE_PUSHPULL(GPIOB_ZIO_D26) | \
PIN_OTYPE_PUSHPULL(GPIOB_LED2) | \
PIN_OTYPE_PUSHPULL(GPIOB_ARD_D15) | \
PIN_OTYPE_PUSHPULL(GPIOB_ARD_D14) | \
PIN_OTYPE_PUSHPULL(GPIOB_ZIO_D36) | \
PIN_OTYPE_PUSHPULL(GPIOB_ZIO_D35) | \
PIN_OTYPE_PUSHPULL(GPIOB_ZIO_D19) | \
PIN_OTYPE_PUSHPULL(GPIOB_ZIO_D18) | \
PIN_OTYPE_PUSHPULL(GPIOB_LED3) | \
PIN_OTYPE_PUSHPULL(GPIOB_ZIO_D17))
#define VAL_GPIOB_OSPEEDR (PIN_OSPEED_HIGH(GPIOB_ZIO_D33) | \
PIN_OSPEED_HIGH(GPIOB_ZIO_A6) | \
PIN_OSPEED_HIGH(GPIOB_ZIO_D27) | \
PIN_OSPEED_HIGH(GPIOB_ZIO_D23) | \
PIN_OSPEED_HIGH(GPIOB_ZIO_D25) | \
PIN_OSPEED_HIGH(GPIOB_ZIO_D22) | \
PIN_OSPEED_HIGH(GPIOB_ZIO_D26) | \
PIN_OSPEED_HIGH(GPIOB_LED2) | \
PIN_OSPEED_HIGH(GPIOB_ARD_D15) | \
PIN_OSPEED_HIGH(GPIOB_ARD_D14) | \
PIN_OSPEED_HIGH(GPIOB_ZIO_D36) | \
PIN_OSPEED_HIGH(GPIOB_ZIO_D35) | \
PIN_OSPEED_HIGH(GPIOB_ZIO_D19) | \
PIN_OSPEED_HIGH(GPIOB_ZIO_D18) | \
PIN_OSPEED_HIGH(GPIOB_LED3) | \
PIN_OSPEED_HIGH(GPIOB_ZIO_D17))
#define VAL_GPIOB_PUPDR (PIN_PUPDR_FLOATING(GPIOB_ZIO_D33) | \
PIN_PUPDR_PULLUP(GPIOB_ZIO_A6) | \
PIN_PUPDR_PULLUP(GPIOB_ZIO_D27) | \
PIN_PUPDR_PULLUP(GPIOB_ZIO_D23) | \
PIN_PUPDR_PULLUP(GPIOB_ZIO_D25) | \
PIN_PUPDR_PULLUP(GPIOB_ZIO_D22) | \
PIN_PUPDR_PULLUP(GPIOB_ZIO_D26) | \
PIN_PUPDR_FLOATING(GPIOB_LED2) | \
PIN_PUPDR_PULLUP(GPIOB_ARD_D15) | \
PIN_PUPDR_PULLUP(GPIOB_ARD_D14) | \
PIN_PUPDR_PULLUP(GPIOB_ZIO_D36) | \
PIN_PUPDR_PULLUP(GPIOB_ZIO_D35) | \
PIN_PUPDR_PULLUP(GPIOB_ZIO_D19) | \
PIN_PUPDR_PULLUP(GPIOB_ZIO_D18) | \
PIN_PUPDR_FLOATING(GPIOB_LED3) | \
PIN_PUPDR_PULLUP(GPIOB_ZIO_D17))
#define VAL_GPIOB_ODR (PIN_ODR_LOW(GPIOB_ZIO_D33) | \
PIN_ODR_HIGH(GPIOB_ZIO_A6) | \
PIN_ODR_HIGH(GPIOB_ZIO_D27) | \
PIN_ODR_HIGH(GPIOB_ZIO_D23) | \
PIN_ODR_HIGH(GPIOB_ZIO_D25) | \
PIN_ODR_HIGH(GPIOB_ZIO_D22) | \
PIN_ODR_HIGH(GPIOB_ZIO_D26) | \
PIN_ODR_LOW(GPIOB_LED2) | \
PIN_ODR_HIGH(GPIOB_ARD_D15) | \
PIN_ODR_HIGH(GPIOB_ARD_D14) | \
PIN_ODR_HIGH(GPIOB_ZIO_D36) | \
PIN_ODR_HIGH(GPIOB_ZIO_D35) | \
PIN_ODR_HIGH(GPIOB_ZIO_D19) | \
PIN_ODR_HIGH(GPIOB_ZIO_D18) | \
PIN_ODR_LOW(GPIOB_LED3) | \
PIN_ODR_HIGH(GPIOB_ZIO_D17))
#define VAL_GPIOB_AFRL (PIN_AFIO_AF(GPIOB_ZIO_D33, 0U) | \
PIN_AFIO_AF(GPIOB_ZIO_A6, 0U) | \
PIN_AFIO_AF(GPIOB_ZIO_D27, 0U) | \
PIN_AFIO_AF(GPIOB_ZIO_D23, 0U) | \
PIN_AFIO_AF(GPIOB_ZIO_D25, 0U) | \
PIN_AFIO_AF(GPIOB_ZIO_D22, 0U) | \
PIN_AFIO_AF(GPIOB_ZIO_D26, 0U) | \
PIN_AFIO_AF(GPIOB_LED2, 0U))
#define VAL_GPIOB_AFRH (PIN_AFIO_AF(GPIOB_ARD_D15, 0U) | \
PIN_AFIO_AF(GPIOB_ARD_D14, 0U) | \
PIN_AFIO_AF(GPIOB_ZIO_D36, 0U) | \
PIN_AFIO_AF(GPIOB_ZIO_D35, 0U) | \
PIN_AFIO_AF(GPIOB_ZIO_D19, 0U) | \
PIN_AFIO_AF(GPIOB_ZIO_D18, 0U) | \
PIN_AFIO_AF(GPIOB_LED3, 0U) | \
PIN_AFIO_AF(GPIOB_ZIO_D17, 0U))
/*
* GPIOC setup:
*
* PC0 - ARD_A1 ADC1_IN10 (input pullup).
* PC1 - ARD_A3 ADC1_IN11 (input pullup).
* PC2 - ZIO_A7 ADC1_IN12 (input pullup).
* PC3 - ARD_A2 ADC1_IN13 (input pullup).
* PC4 - ARD_A4 ADC1_IN14 (input pullup).
* PC5 - ARD_A5 ADC1_IN15 (input pullup).
* PC6 - ZIO_D16 I2S2_MCK (input pullup).
* PC7 - ZIO_D21 I2S3_MCK (input pullup).
* PC8 - ZIO_D43 SDMMC_D0 (input pullup).
* PC9 - ZIO_D44 SDMMC_D1 (input pullup).
* PC10 - ZIO_D45 SDMMC_D2 (input pullup).
* PC11 - ZIO_D46 SDMMC_D3 (input pullup).
* PC12 - ZIO_D47 SDMMC_CK (input pullup).
* PC13 - BUTTON (input floating).
* PC14 - OSC32_IN (input floating).
* PC15 - OSC32_OUT (input floating).
*/
#define VAL_GPIOC_MODER (PIN_MODE_INPUT(GPIOC_ARD_A1) | \
PIN_MODE_INPUT(GPIOC_ARD_A3) | \
PIN_MODE_INPUT(GPIOC_ZIO_A7) | \
PIN_MODE_INPUT(GPIOC_ARD_A2) | \
PIN_MODE_INPUT(GPIOC_ARD_A4) | \
PIN_MODE_INPUT(GPIOC_ARD_A5) | \
PIN_MODE_INPUT(GPIOC_ZIO_D16) | \
PIN_MODE_INPUT(GPIOC_ZIO_D21) | \
PIN_MODE_INPUT(GPIOC_ZIO_D43) | \
PIN_MODE_INPUT(GPIOC_ZIO_D44) | \
PIN_MODE_INPUT(GPIOC_ZIO_D45) | \
PIN_MODE_INPUT(GPIOC_ZIO_D46) | \
PIN_MODE_INPUT(GPIOC_ZIO_D47) | \
PIN_MODE_INPUT(GPIOC_BUTTON) | \
PIN_MODE_INPUT(GPIOC_OSC32_IN) | \
PIN_MODE_INPUT(GPIOC_OSC32_OUT))
#define VAL_GPIOC_OTYPER (PIN_OTYPE_PUSHPULL(GPIOC_ARD_A1) | \
PIN_OTYPE_PUSHPULL(GPIOC_ARD_A3) | \
PIN_OTYPE_PUSHPULL(GPIOC_ZIO_A7) | \
PIN_OTYPE_PUSHPULL(GPIOC_ARD_A2) | \
PIN_OTYPE_PUSHPULL(GPIOC_ARD_A4) | \
PIN_OTYPE_PUSHPULL(GPIOC_ARD_A5) | \
PIN_OTYPE_PUSHPULL(GPIOC_ZIO_D16) | \
PIN_OTYPE_PUSHPULL(GPIOC_ZIO_D21) | \
PIN_OTYPE_PUSHPULL(GPIOC_ZIO_D43) | \
PIN_OTYPE_PUSHPULL(GPIOC_ZIO_D44) | \
PIN_OTYPE_PUSHPULL(GPIOC_ZIO_D45) | \
PIN_OTYPE_PUSHPULL(GPIOC_ZIO_D46) | \
PIN_OTYPE_PUSHPULL(GPIOC_ZIO_D47) | \
PIN_OTYPE_PUSHPULL(GPIOC_BUTTON) | \
PIN_OTYPE_PUSHPULL(GPIOC_OSC32_IN) | \
PIN_OTYPE_PUSHPULL(GPIOC_OSC32_OUT))
#define VAL_GPIOC_OSPEEDR (PIN_OSPEED_HIGH(GPIOC_ARD_A1) | \
PIN_OSPEED_VERYLOW(GPIOC_ARD_A3) | \
PIN_OSPEED_HIGH(GPIOC_ZIO_A7) | \
PIN_OSPEED_HIGH(GPIOC_ARD_A2) | \
PIN_OSPEED_VERYLOW(GPIOC_ARD_A4) | \
PIN_OSPEED_VERYLOW(GPIOC_ARD_A5) | \
PIN_OSPEED_HIGH(GPIOC_ZIO_D16) | \
PIN_OSPEED_HIGH(GPIOC_ZIO_D21) | \
PIN_OSPEED_HIGH(GPIOC_ZIO_D43) | \
PIN_OSPEED_HIGH(GPIOC_ZIO_D44) | \
PIN_OSPEED_HIGH(GPIOC_ZIO_D45) | \
PIN_OSPEED_HIGH(GPIOC_ZIO_D46) | \
PIN_OSPEED_HIGH(GPIOC_ZIO_D47) | \
PIN_OSPEED_HIGH(GPIOC_BUTTON) | \
PIN_OSPEED_VERYLOW(GPIOC_OSC32_IN) | \
PIN_OSPEED_VERYLOW(GPIOC_OSC32_OUT))
#define VAL_GPIOC_PUPDR (PIN_PUPDR_PULLUP(GPIOC_ARD_A1) | \
PIN_PUPDR_PULLUP(GPIOC_ARD_A3) | \
PIN_PUPDR_PULLUP(GPIOC_ZIO_A7) | \
PIN_PUPDR_PULLUP(GPIOC_ARD_A2) | \
PIN_PUPDR_PULLUP(GPIOC_ARD_A4) | \
PIN_PUPDR_PULLUP(GPIOC_ARD_A5) | \
PIN_PUPDR_PULLUP(GPIOC_ZIO_D16) | \
PIN_PUPDR_PULLUP(GPIOC_ZIO_D21) | \
PIN_PUPDR_PULLUP(GPIOC_ZIO_D43) | \
PIN_PUPDR_PULLUP(GPIOC_ZIO_D44) | \
PIN_PUPDR_PULLUP(GPIOC_ZIO_D45) | \
PIN_PUPDR_PULLUP(GPIOC_ZIO_D46) | \
PIN_PUPDR_PULLUP(GPIOC_ZIO_D47) | \
PIN_PUPDR_FLOATING(GPIOC_BUTTON) | \
PIN_PUPDR_FLOATING(GPIOC_OSC32_IN) | \
PIN_PUPDR_FLOATING(GPIOC_OSC32_OUT))
#define VAL_GPIOC_ODR (PIN_ODR_HIGH(GPIOC_ARD_A1) | \
PIN_ODR_HIGH(GPIOC_ARD_A3) | \
PIN_ODR_HIGH(GPIOC_ZIO_A7) | \
PIN_ODR_HIGH(GPIOC_ARD_A2) | \
PIN_ODR_HIGH(GPIOC_ARD_A4) | \
PIN_ODR_HIGH(GPIOC_ARD_A5) | \
PIN_ODR_HIGH(GPIOC_ZIO_D16) | \
PIN_ODR_HIGH(GPIOC_ZIO_D21) | \
PIN_ODR_HIGH(GPIOC_ZIO_D43) | \
PIN_ODR_HIGH(GPIOC_ZIO_D44) | \
PIN_ODR_HIGH(GPIOC_ZIO_D45) | \
PIN_ODR_HIGH(GPIOC_ZIO_D46) | \
PIN_ODR_HIGH(GPIOC_ZIO_D47) | \
PIN_ODR_HIGH(GPIOC_BUTTON) | \
PIN_ODR_HIGH(GPIOC_OSC32_IN) | \
PIN_ODR_HIGH(GPIOC_OSC32_OUT))
#define VAL_GPIOC_AFRL (PIN_AFIO_AF(GPIOC_ARD_A1, 0U) | \
PIN_AFIO_AF(GPIOC_ARD_A3, 0U) | \
PIN_AFIO_AF(GPIOC_ZIO_A7, 0U) | \
PIN_AFIO_AF(GPIOC_ARD_A2, 0U) | \
PIN_AFIO_AF(GPIOC_ARD_A4, 0U) | \
PIN_AFIO_AF(GPIOC_ARD_A5, 0U) | \
PIN_AFIO_AF(GPIOC_ZIO_D16, 0U) | \
PIN_AFIO_AF(GPIOC_ZIO_D21, 0U))
#define VAL_GPIOC_AFRH (PIN_AFIO_AF(GPIOC_ZIO_D43, 0U) | \
PIN_AFIO_AF(GPIOC_ZIO_D44, 0U) | \
PIN_AFIO_AF(GPIOC_ZIO_D45, 0U) | \
PIN_AFIO_AF(GPIOC_ZIO_D46, 0U) | \
PIN_AFIO_AF(GPIOC_ZIO_D47, 0U) | \
PIN_AFIO_AF(GPIOC_BUTTON, 0U) | \
PIN_AFIO_AF(GPIOC_OSC32_IN, 0U) | \
PIN_AFIO_AF(GPIOC_OSC32_OUT, 0U))
/*
* GPIOD setup:
*
* PD0 - ZIO_D67 CAN1_RX (input pullup).
* PD1 - ZIO_D66 CAN1_TX (input pullup).
* PD2 - ZIO_D48 SDMMC_CMD (input pullup).
* PD3 - ZIO_D55 USART2_CTS (input pullup).
* PD4 - ZIO_D54 USART2_RTS (input pullup).
* PD5 - ZIO_D53 USART2_TX (input pullup).
* PD6 - ZIO_D52 USART2_RX (input pullup).
* PD7 - ZIO_D51 USART2_SCLK (input pullup).
* PD8 - USART3_RX STLK_RX (alternate 7).
* PD9 - USART3_TX STLK_TX (alternate 7).
* PD10 - PIN10 (input pullup).
* PD11 - ZIO_D30 QUADSPI_BK1_IO0 (input pullup).
* PD12 - ZIO_D29 QUADSPI_BK1_IO1 (input pullup).
* PD13 - ZIO_D28 QUADSPI_BK1_IO3 (input pullup).
* PD14 - ARD_D10 SPI1_NSS (input pullup).
* PD15 - ARD_D9 TIM4_CH4 (input pullup).
*/
#define VAL_GPIOD_MODER (PIN_MODE_INPUT(GPIOD_ZIO_D67) | \
PIN_MODE_INPUT(GPIOD_ZIO_D66) | \
PIN_MODE_INPUT(GPIOD_ZIO_D48) | \
PIN_MODE_INPUT(GPIOD_ZIO_D55) | \
PIN_MODE_INPUT(GPIOD_ZIO_D54) | \
PIN_MODE_INPUT(GPIOD_ZIO_D53) | \
PIN_MODE_INPUT(GPIOD_ZIO_D52) | \
PIN_MODE_INPUT(GPIOD_ZIO_D51) | \
PIN_MODE_ALTERNATE(GPIOD_USART3_RX) | \
PIN_MODE_ALTERNATE(GPIOD_USART3_TX) | \
PIN_MODE_INPUT(GPIOD_PIN10) | \
PIN_MODE_INPUT(GPIOD_ZIO_D30) | \
PIN_MODE_INPUT(GPIOD_ZIO_D29) | \
PIN_MODE_INPUT(GPIOD_ZIO_D28) | \
PIN_MODE_INPUT(GPIOD_ARD_D10) | \
PIN_MODE_INPUT(GPIOD_ARD_D9))
#define VAL_GPIOD_OTYPER (PIN_OTYPE_PUSHPULL(GPIOD_ZIO_D67) | \
PIN_OTYPE_PUSHPULL(GPIOD_ZIO_D66) | \
PIN_OTYPE_PUSHPULL(GPIOD_ZIO_D48) | \
PIN_OTYPE_PUSHPULL(GPIOD_ZIO_D55) | \
PIN_OTYPE_PUSHPULL(GPIOD_ZIO_D54) | \
PIN_OTYPE_PUSHPULL(GPIOD_ZIO_D53) | \
PIN_OTYPE_PUSHPULL(GPIOD_ZIO_D52) | \
PIN_OTYPE_PUSHPULL(GPIOD_ZIO_D51) | \
PIN_OTYPE_PUSHPULL(GPIOD_USART3_RX) | \
PIN_OTYPE_PUSHPULL(GPIOD_USART3_TX) | \
PIN_OTYPE_PUSHPULL(GPIOD_PIN10) | \
PIN_OTYPE_PUSHPULL(GPIOD_ZIO_D30) | \
PIN_OTYPE_PUSHPULL(GPIOD_ZIO_D29) | \
PIN_OTYPE_PUSHPULL(GPIOD_ZIO_D28) | \
PIN_OTYPE_PUSHPULL(GPIOD_ARD_D10) | \
PIN_OTYPE_PUSHPULL(GPIOD_ARD_D9))
#define VAL_GPIOD_OSPEEDR (PIN_OSPEED_HIGH(GPIOD_ZIO_D67) | \
PIN_OSPEED_HIGH(GPIOD_ZIO_D66) | \
PIN_OSPEED_HIGH(GPIOD_ZIO_D48) | \
PIN_OSPEED_HIGH(GPIOD_ZIO_D55) | \
PIN_OSPEED_HIGH(GPIOD_ZIO_D54) | \
PIN_OSPEED_HIGH(GPIOD_ZIO_D53) | \
PIN_OSPEED_HIGH(GPIOD_ZIO_D52) | \
PIN_OSPEED_HIGH(GPIOD_ZIO_D51) | \
PIN_OSPEED_HIGH(GPIOD_USART3_RX) | \
PIN_OSPEED_HIGH(GPIOD_USART3_TX) | \
PIN_OSPEED_VERYLOW(GPIOD_PIN10) | \
PIN_OSPEED_HIGH(GPIOD_ZIO_D30) | \
PIN_OSPEED_HIGH(GPIOD_ZIO_D29) | \
PIN_OSPEED_HIGH(GPIOD_ZIO_D28) | \
PIN_OSPEED_HIGH(GPIOD_ARD_D10) | \
PIN_OSPEED_HIGH(GPIOD_ARD_D9))
#define VAL_GPIOD_PUPDR (PIN_PUPDR_PULLUP(GPIOD_ZIO_D67) | \
PIN_PUPDR_PULLUP(GPIOD_ZIO_D66) | \
PIN_PUPDR_PULLUP(GPIOD_ZIO_D48) | \
PIN_PUPDR_PULLUP(GPIOD_ZIO_D55) | \
PIN_PUPDR_PULLUP(GPIOD_ZIO_D54) | \
PIN_PUPDR_PULLUP(GPIOD_ZIO_D53) | \
PIN_PUPDR_PULLUP(GPIOD_ZIO_D52) | \
PIN_PUPDR_PULLUP(GPIOD_ZIO_D51) | \
PIN_PUPDR_FLOATING(GPIOD_USART3_RX) | \
PIN_PUPDR_FLOATING(GPIOD_USART3_TX) | \
PIN_PUPDR_PULLUP(GPIOD_PIN10) | \
PIN_PUPDR_PULLUP(GPIOD_ZIO_D30) | \
PIN_PUPDR_PULLUP(GPIOD_ZIO_D29) | \
PIN_PUPDR_PULLUP(GPIOD_ZIO_D28) | \
PIN_PUPDR_PULLUP(GPIOD_ARD_D10) | \
PIN_PUPDR_PULLUP(GPIOD_ARD_D9))
#define VAL_GPIOD_ODR (PIN_ODR_HIGH(GPIOD_ZIO_D67) | \
PIN_ODR_HIGH(GPIOD_ZIO_D66) | \
PIN_ODR_HIGH(GPIOD_ZIO_D48) | \
PIN_ODR_HIGH(GPIOD_ZIO_D55) | \
PIN_ODR_HIGH(GPIOD_ZIO_D54) | \
PIN_ODR_HIGH(GPIOD_ZIO_D53) | \
PIN_ODR_HIGH(GPIOD_ZIO_D52) | \
PIN_ODR_HIGH(GPIOD_ZIO_D51) | \
PIN_ODR_HIGH(GPIOD_USART3_RX) | \
PIN_ODR_HIGH(GPIOD_USART3_TX) | \
PIN_ODR_HIGH(GPIOD_PIN10) | \
PIN_ODR_HIGH(GPIOD_ZIO_D30) | \
PIN_ODR_HIGH(GPIOD_ZIO_D29) | \
PIN_ODR_HIGH(GPIOD_ZIO_D28) | \
PIN_ODR_HIGH(GPIOD_ARD_D10) | \
PIN_ODR_HIGH(GPIOD_ARD_D9))
#define VAL_GPIOD_AFRL (PIN_AFIO_AF(GPIOD_ZIO_D67, 0U) | \
PIN_AFIO_AF(GPIOD_ZIO_D66, 0U) | \
PIN_AFIO_AF(GPIOD_ZIO_D48, 0U) | \
PIN_AFIO_AF(GPIOD_ZIO_D55, 0U) | \
PIN_AFIO_AF(GPIOD_ZIO_D54, 0U) | \
PIN_AFIO_AF(GPIOD_ZIO_D53, 0U) | \
PIN_AFIO_AF(GPIOD_ZIO_D52, 0U) | \
PIN_AFIO_AF(GPIOD_ZIO_D51, 0U))
#define VAL_GPIOD_AFRH (PIN_AFIO_AF(GPIOD_USART3_RX, 7U) | \
PIN_AFIO_AF(GPIOD_USART3_TX, 7U) | \
PIN_AFIO_AF(GPIOD_PIN10, 0U) | \
PIN_AFIO_AF(GPIOD_ZIO_D30, 0U) | \
PIN_AFIO_AF(GPIOD_ZIO_D29, 0U) | \
PIN_AFIO_AF(GPIOD_ZIO_D28, 0U) | \
PIN_AFIO_AF(GPIOD_ARD_D10, 0U) | \
PIN_AFIO_AF(GPIOD_ARD_D9, 0U))
/*
* GPIOE setup:
*
* PE0 - ZIO_D34 TIM4_ETR (input pullup).
* PE1 - PIN1 (input pullup).
* PE2 - ZIO_D31 ZIO_D56 QUADSPI_BK1_IO2(input pullup).
* PE3 - ZIO_D60 SAI1_SD_B (input pullup).
* PE4 - ZIO_D57 SAI1_FS_A (input pullup).
* PE5 - ZIO_D58 SAI1_SCK_A (input pullup).
* PE6 - ZIO_D59 SAI1_SD_A (input pullup).
* PE7 - ZIO_D41 TIM1_ETR (input pullup).
* PE8 - ZIO_D42 TIM1_CH1N (input pullup).
* PE9 - ARD_D6 TIM1_CH1 (input pullup).
* PE10 - ZIO_D40 TIM1_CH2N (input pullup).
* PE11 - ARD_D5 TIM1_CH2 (input pullup).
* PE12 - ZIO_D39 TIM1_CH3N (input pullup).
* PE13 - ARD_D3 TIM1_CH3 (input pullup).
* PE14 - ZIO_D38 (input pullup).
* PE15 - ZIO_D37 TIM1_BKIN1 (input pullup).
*/
#define VAL_GPIOE_MODER (PIN_MODE_INPUT(GPIOE_ZIO_D34) | \
PIN_MODE_INPUT(GPIOE_PIN1) | \
PIN_MODE_INPUT(GPIOE_ZIO_D31) | \
PIN_MODE_INPUT(GPIOE_ZIO_D60) | \
PIN_MODE_INPUT(GPIOE_ZIO_D57) | \
PIN_MODE_INPUT(GPIOE_ZIO_D58) | \
PIN_MODE_INPUT(GPIOE_ZIO_D59) | \
PIN_MODE_INPUT(GPIOE_ZIO_D41) | \
PIN_MODE_INPUT(GPIOE_ZIO_D42) | \
PIN_MODE_INPUT(GPIOE_ARD_D6) | \
PIN_MODE_INPUT(GPIOE_ZIO_D40) | \
PIN_MODE_INPUT(GPIOE_ARD_D5) | \
PIN_MODE_INPUT(GPIOE_ZIO_D39) | \
PIN_MODE_INPUT(GPIOE_ARD_D3) | \
PIN_MODE_INPUT(GPIOE_ZIO_D38) | \
PIN_MODE_INPUT(GPIOE_ZIO_D37))
#define VAL_GPIOE_OTYPER (PIN_OTYPE_PUSHPULL(GPIOE_ZIO_D34) | \
PIN_OTYPE_PUSHPULL(GPIOE_PIN1) | \
PIN_OTYPE_PUSHPULL(GPIOE_ZIO_D31) | \
PIN_OTYPE_PUSHPULL(GPIOE_ZIO_D60) | \
PIN_OTYPE_PUSHPULL(GPIOE_ZIO_D57) | \
PIN_OTYPE_PUSHPULL(GPIOE_ZIO_D58) | \
PIN_OTYPE_PUSHPULL(GPIOE_ZIO_D59) | \
PIN_OTYPE_PUSHPULL(GPIOE_ZIO_D41) | \
PIN_OTYPE_PUSHPULL(GPIOE_ZIO_D42) | \
PIN_OTYPE_PUSHPULL(GPIOE_ARD_D6) | \
PIN_OTYPE_PUSHPULL(GPIOE_ZIO_D40) | \
PIN_OTYPE_PUSHPULL(GPIOE_ARD_D5) | \
PIN_OTYPE_PUSHPULL(GPIOE_ZIO_D39) | \
PIN_OTYPE_PUSHPULL(GPIOE_ARD_D3) | \
PIN_OTYPE_PUSHPULL(GPIOE_ZIO_D38) | \
PIN_OTYPE_PUSHPULL(GPIOE_ZIO_D37))
#define VAL_GPIOE_OSPEEDR (PIN_OSPEED_HIGH(GPIOE_ZIO_D34) | \
PIN_OSPEED_VERYLOW(GPIOE_PIN1) | \
PIN_OSPEED_HIGH(GPIOE_ZIO_D31) | \
PIN_OSPEED_HIGH(GPIOE_ZIO_D60) | \
PIN_OSPEED_HIGH(GPIOE_ZIO_D57) | \
PIN_OSPEED_HIGH(GPIOE_ZIO_D58) | \
PIN_OSPEED_HIGH(GPIOE_ZIO_D59) | \
PIN_OSPEED_HIGH(GPIOE_ZIO_D41) | \
PIN_OSPEED_HIGH(GPIOE_ZIO_D42) | \
PIN_OSPEED_HIGH(GPIOE_ARD_D6) | \
PIN_OSPEED_HIGH(GPIOE_ZIO_D40) | \
PIN_OSPEED_HIGH(GPIOE_ARD_D5) | \
PIN_OSPEED_HIGH(GPIOE_ZIO_D39) | \
PIN_OSPEED_HIGH(GPIOE_ARD_D3) | \
PIN_OSPEED_VERYLOW(GPIOE_ZIO_D38) | \
PIN_OSPEED_HIGH(GPIOE_ZIO_D37))
#define VAL_GPIOE_PUPDR (PIN_PUPDR_PULLUP(GPIOE_ZIO_D34) | \
PIN_PUPDR_PULLUP(GPIOE_PIN1) | \
PIN_PUPDR_PULLUP(GPIOE_ZIO_D31) | \
PIN_PUPDR_PULLUP(GPIOE_ZIO_D60) | \
PIN_PUPDR_PULLUP(GPIOE_ZIO_D57) | \
PIN_PUPDR_PULLUP(GPIOE_ZIO_D58) | \
PIN_PUPDR_PULLUP(GPIOE_ZIO_D59) | \
PIN_PUPDR_PULLUP(GPIOE_ZIO_D41) | \
PIN_PUPDR_PULLUP(GPIOE_ZIO_D42) | \
PIN_PUPDR_PULLUP(GPIOE_ARD_D6) | \
PIN_PUPDR_PULLUP(GPIOE_ZIO_D40) | \
PIN_PUPDR_PULLUP(GPIOE_ARD_D5) | \
PIN_PUPDR_PULLUP(GPIOE_ZIO_D39) | \
PIN_PUPDR_PULLUP(GPIOE_ARD_D3) | \
PIN_PUPDR_PULLUP(GPIOE_ZIO_D38) | \
PIN_PUPDR_PULLUP(GPIOE_ZIO_D37))
#define VAL_GPIOE_ODR (PIN_ODR_HIGH(GPIOE_ZIO_D34) | \
PIN_ODR_HIGH(GPIOE_PIN1) | \
PIN_ODR_HIGH(GPIOE_ZIO_D31) | \
PIN_ODR_HIGH(GPIOE_ZIO_D60) | \
PIN_ODR_HIGH(GPIOE_ZIO_D57) | \
PIN_ODR_HIGH(GPIOE_ZIO_D58) | \
PIN_ODR_HIGH(GPIOE_ZIO_D59) | \
PIN_ODR_HIGH(GPIOE_ZIO_D41) | \
PIN_ODR_HIGH(GPIOE_ZIO_D42) | \
PIN_ODR_HIGH(GPIOE_ARD_D6) | \
PIN_ODR_HIGH(GPIOE_ZIO_D40) | \
PIN_ODR_HIGH(GPIOE_ARD_D5) | \
PIN_ODR_HIGH(GPIOE_ZIO_D39) | \
PIN_ODR_HIGH(GPIOE_ARD_D3) | \
PIN_ODR_HIGH(GPIOE_ZIO_D38) | \
PIN_ODR_HIGH(GPIOE_ZIO_D37))
#define VAL_GPIOE_AFRL (PIN_AFIO_AF(GPIOE_ZIO_D34, 0U) | \
PIN_AFIO_AF(GPIOE_PIN1, 0U) | \
PIN_AFIO_AF(GPIOE_ZIO_D31, 0U) | \
PIN_AFIO_AF(GPIOE_ZIO_D60, 0U) | \
PIN_AFIO_AF(GPIOE_ZIO_D57, 0U) | \
PIN_AFIO_AF(GPIOE_ZIO_D58, 0U) | \
PIN_AFIO_AF(GPIOE_ZIO_D59, 0U) | \
PIN_AFIO_AF(GPIOE_ZIO_D41, 0U))
#define VAL_GPIOE_AFRH (PIN_AFIO_AF(GPIOE_ZIO_D42, 0U) | \
PIN_AFIO_AF(GPIOE_ARD_D6, 0U) | \
PIN_AFIO_AF(GPIOE_ZIO_D40, 0U) | \
PIN_AFIO_AF(GPIOE_ARD_D5, 0U) | \
PIN_AFIO_AF(GPIOE_ZIO_D39, 0U) | \
PIN_AFIO_AF(GPIOE_ARD_D3, 0U) | \
PIN_AFIO_AF(GPIOE_ZIO_D38, 0U) | \
PIN_AFIO_AF(GPIOE_ZIO_D37, 0U))
/*
* GPIOF setup:
*
* PF0 - ZIO_D68 I2C2_SDA (input pullup).
* PF1 - ZIO_D69 I2C2_SCL (input pullup).
* PF2 - ZIO_D70 I2C2_SMBA (input pullup).
* PF3 - PIN3 (input pullup).
* PF4 - PIN4 (input pullup).
* PF5 - PIN5 (input pullup).
* PF6 - PIN6 (input pullup).
* PF7 - ZIO_D62 SAI1_MCLK_B (input pullup).
* PF8 - ZIO_D61 SAI1_SCK_B (input pullup).
* PF9 - ZIO_D63 SAI1_FS_B (input pullup).
* PF10 - PIN10 (input pullup).
* PF11 - PIN11 (input pullup).
* PF12 - ARD_D8 (input pullup).
* PF13 - ARD_D7 (input pullup).
* PF14 - ARD_D4 (input pullup).
* PF15 - ARD_D2 (input pullup).
*/
#define VAL_GPIOF_MODER (PIN_MODE_INPUT(GPIOF_ZIO_D68) | \
PIN_MODE_INPUT(GPIOF_ZIO_D69) | \
PIN_MODE_INPUT(GPIOF_ZIO_D70) | \
PIN_MODE_INPUT(GPIOF_PIN3) | \
PIN_MODE_INPUT(GPIOF_PIN4) | \
PIN_MODE_INPUT(GPIOF_PIN5) | \
PIN_MODE_INPUT(GPIOF_PIN6) | \
PIN_MODE_INPUT(GPIOF_ZIO_D62) | \
PIN_MODE_INPUT(GPIOF_ZIO_D61) | \
PIN_MODE_INPUT(GPIOF_ZIO_D63) | \
PIN_MODE_INPUT(GPIOF_PIN10) | \
PIN_MODE_INPUT(GPIOF_PIN11) | \
PIN_MODE_INPUT(GPIOF_ARD_D8) | \
PIN_MODE_INPUT(GPIOF_ARD_D7) | \
PIN_MODE_INPUT(GPIOF_ARD_D4) | \
PIN_MODE_INPUT(GPIOF_ARD_D2))
#define VAL_GPIOF_OTYPER (PIN_OTYPE_PUSHPULL(GPIOF_ZIO_D68) | \
PIN_OTYPE_PUSHPULL(GPIOF_ZIO_D69) | \
PIN_OTYPE_PUSHPULL(GPIOF_ZIO_D70) | \
PIN_OTYPE_PUSHPULL(GPIOF_PIN3) | \
PIN_OTYPE_PUSHPULL(GPIOF_PIN4) | \
PIN_OTYPE_PUSHPULL(GPIOF_PIN5) | \
PIN_OTYPE_PUSHPULL(GPIOF_PIN6) | \
PIN_OTYPE_PUSHPULL(GPIOF_ZIO_D62) | \
PIN_OTYPE_PUSHPULL(GPIOF_ZIO_D61) | \
PIN_OTYPE_PUSHPULL(GPIOF_ZIO_D63) | \
PIN_OTYPE_PUSHPULL(GPIOF_PIN10) | \
PIN_OTYPE_PUSHPULL(GPIOF_PIN11) | \
PIN_OTYPE_PUSHPULL(GPIOF_ARD_D8) | \
PIN_OTYPE_PUSHPULL(GPIOF_ARD_D7) | \
PIN_OTYPE_PUSHPULL(GPIOF_ARD_D4) | \
PIN_OTYPE_PUSHPULL(GPIOF_ARD_D2))
#define VAL_GPIOF_OSPEEDR (PIN_OSPEED_HIGH(GPIOF_ZIO_D68) | \
PIN_OSPEED_HIGH(GPIOF_ZIO_D69) | \
PIN_OSPEED_HIGH(GPIOF_ZIO_D70) | \
PIN_OSPEED_HIGH(GPIOF_PIN3) | \
PIN_OSPEED_HIGH(GPIOF_PIN4) | \
PIN_OSPEED_HIGH(GPIOF_PIN5) | \
PIN_OSPEED_VERYLOW(GPIOF_PIN6) | \
PIN_OSPEED_HIGH(GPIOF_ZIO_D62) | \
PIN_OSPEED_HIGH(GPIOF_ZIO_D61) | \
PIN_OSPEED_HIGH(GPIOF_ZIO_D63) | \
PIN_OSPEED_HIGH(GPIOF_PIN10) | \
PIN_OSPEED_VERYLOW(GPIOF_PIN11) | \
PIN_OSPEED_VERYLOW(GPIOF_ARD_D8) | \
PIN_OSPEED_VERYLOW(GPIOF_ARD_D7) | \
PIN_OSPEED_VERYLOW(GPIOF_ARD_D4) | \
PIN_OSPEED_VERYLOW(GPIOF_ARD_D2))
#define VAL_GPIOF_PUPDR (PIN_PUPDR_PULLUP(GPIOF_ZIO_D68) | \
PIN_PUPDR_PULLUP(GPIOF_ZIO_D69) | \
PIN_PUPDR_PULLUP(GPIOF_ZIO_D70) | \
PIN_PUPDR_PULLUP(GPIOF_PIN3) | \
PIN_PUPDR_PULLUP(GPIOF_PIN4) | \
PIN_PUPDR_PULLUP(GPIOF_PIN5) | \
PIN_PUPDR_PULLUP(GPIOF_PIN6) | \
PIN_PUPDR_PULLUP(GPIOF_ZIO_D62) | \
PIN_PUPDR_PULLUP(GPIOF_ZIO_D61) | \
PIN_PUPDR_PULLUP(GPIOF_ZIO_D63) | \
PIN_PUPDR_PULLUP(GPIOF_PIN10) | \
PIN_PUPDR_PULLUP(GPIOF_PIN11) | \
PIN_PUPDR_PULLUP(GPIOF_ARD_D8) | \
PIN_PUPDR_PULLUP(GPIOF_ARD_D7) | \
PIN_PUPDR_PULLUP(GPIOF_ARD_D4) | \
PIN_PUPDR_PULLUP(GPIOF_ARD_D2))
#define VAL_GPIOF_ODR (PIN_ODR_HIGH(GPIOF_ZIO_D68) | \
PIN_ODR_HIGH(GPIOF_ZIO_D69) | \
PIN_ODR_HIGH(GPIOF_ZIO_D70) | \
PIN_ODR_HIGH(GPIOF_PIN3) | \
PIN_ODR_HIGH(GPIOF_PIN4) | \
PIN_ODR_HIGH(GPIOF_PIN5) | \
PIN_ODR_HIGH(GPIOF_PIN6) | \
PIN_ODR_HIGH(GPIOF_ZIO_D62) | \
PIN_ODR_HIGH(GPIOF_ZIO_D61) | \
PIN_ODR_HIGH(GPIOF_ZIO_D63) | \
PIN_ODR_HIGH(GPIOF_PIN10) | \
PIN_ODR_HIGH(GPIOF_PIN11) | \
PIN_ODR_HIGH(GPIOF_ARD_D8) | \
PIN_ODR_HIGH(GPIOF_ARD_D7) | \
PIN_ODR_HIGH(GPIOF_ARD_D4) | \
PIN_ODR_HIGH(GPIOF_ARD_D2))
#define VAL_GPIOF_AFRL (PIN_AFIO_AF(GPIOF_ZIO_D68, 0U) | \
PIN_AFIO_AF(GPIOF_ZIO_D69, 0U) | \
PIN_AFIO_AF(GPIOF_ZIO_D70, 0U) | \
PIN_AFIO_AF(GPIOF_PIN3, 0U) | \
PIN_AFIO_AF(GPIOF_PIN4, 0U) | \
PIN_AFIO_AF(GPIOF_PIN5, 0U) | \
PIN_AFIO_AF(GPIOF_PIN6, 0U) | \
PIN_AFIO_AF(GPIOF_ZIO_D62, 0U))
#define VAL_GPIOF_AFRH (PIN_AFIO_AF(GPIOF_ZIO_D61, 0U) | \
PIN_AFIO_AF(GPIOF_ZIO_D63, 0U) | \
PIN_AFIO_AF(GPIOF_PIN10, 0U) | \
PIN_AFIO_AF(GPIOF_PIN11, 0U) | \
PIN_AFIO_AF(GPIOF_ARD_D8, 0U) | \
PIN_AFIO_AF(GPIOF_ARD_D7, 0U) | \
PIN_AFIO_AF(GPIOF_ARD_D4, 0U) | \
PIN_AFIO_AF(GPIOF_ARD_D2, 0U))
/*
* GPIOG setup:
*
* PG0 - ZIO_D65 (input pullup).
* PG1 - ZIO_D64 (input pullup).
* PG2 - ZIO_D49 (input pullup).
* PG3 - ZIO_D50 (input pullup).
* PG4 - PIN4 (input pullup).
* PG5 - PIN5 (input pullup).
* PG6 - USB_GPIO_OUT (output pushpull maximum).
* PG7 - USB_GPIO_IN (input pullup).
* PG8 - PIN8 (input pullup).
* PG9 - ARD_D0 USART6_RX (input pullup).
* PG10 - PIN10 (input pullup).
* PG11 - PIN11 (input pullup).
* PG12 - PIN12 (input pullup).
* PG13 - PIN13 (input pullup).
* PG14 - ARD_D1 USART6_TX (input pullup).
* PG15 - PIN15 (input pullup).
*/
#define VAL_GPIOG_MODER (PIN_MODE_INPUT(GPIOG_ZIO_D65) | \
PIN_MODE_INPUT(GPIOG_ZIO_D64) | \
PIN_MODE_INPUT(GPIOG_ZIO_D49) | \
PIN_MODE_INPUT(GPIOG_ZIO_D50) | \
PIN_MODE_INPUT(GPIOG_PIN4) | \
PIN_MODE_INPUT(GPIOG_PIN5) | \
PIN_MODE_OUTPUT(GPIOG_USB_GPIO_OUT) | \
PIN_MODE_INPUT(GPIOG_USB_GPIO_IN) | \
PIN_MODE_INPUT(GPIOG_PIN8) | \
PIN_MODE_INPUT(GPIOG_ARD_D0) | \
PIN_MODE_INPUT(GPIOG_PIN10) | \
PIN_MODE_INPUT(GPIOG_PIN11) | \
PIN_MODE_INPUT(GPIOG_PIN12) | \
PIN_MODE_INPUT(GPIOG_PIN13) | \
PIN_MODE_INPUT(GPIOG_ARD_D1) | \
PIN_MODE_INPUT(GPIOG_PIN15))
#define VAL_GPIOG_OTYPER (PIN_OTYPE_PUSHPULL(GPIOG_ZIO_D65) | \
PIN_OTYPE_PUSHPULL(GPIOG_ZIO_D64) | \
PIN_OTYPE_PUSHPULL(GPIOG_ZIO_D49) | \
PIN_OTYPE_PUSHPULL(GPIOG_ZIO_D50) | \
PIN_OTYPE_PUSHPULL(GPIOG_PIN4) | \
PIN_OTYPE_PUSHPULL(GPIOG_PIN5) | \
PIN_OTYPE_PUSHPULL(GPIOG_USB_GPIO_OUT) |\
PIN_OTYPE_PUSHPULL(GPIOG_USB_GPIO_IN) |\
PIN_OTYPE_PUSHPULL(GPIOG_PIN8) | \
PIN_OTYPE_PUSHPULL(GPIOG_ARD_D0) | \
PIN_OTYPE_PUSHPULL(GPIOG_PIN10) | \
PIN_OTYPE_PUSHPULL(GPIOG_PIN11) | \
PIN_OTYPE_PUSHPULL(GPIOG_PIN12) | \
PIN_OTYPE_PUSHPULL(GPIOG_PIN13) | \
PIN_OTYPE_PUSHPULL(GPIOG_ARD_D1) | \
PIN_OTYPE_PUSHPULL(GPIOG_PIN15))
#define VAL_GPIOG_OSPEEDR (PIN_OSPEED_VERYLOW(GPIOG_ZIO_D65) | \
PIN_OSPEED_VERYLOW(GPIOG_ZIO_D64) | \
PIN_OSPEED_VERYLOW(GPIOG_ZIO_D49) | \
PIN_OSPEED_VERYLOW(GPIOG_ZIO_D50) | \
PIN_OSPEED_VERYLOW(GPIOG_PIN4) | \
PIN_OSPEED_VERYLOW(GPIOG_PIN5) | \
PIN_OSPEED_HIGH(GPIOG_USB_GPIO_OUT) | \
PIN_OSPEED_HIGH(GPIOG_USB_GPIO_IN) | \
PIN_OSPEED_VERYLOW(GPIOG_PIN8) | \
PIN_OSPEED_HIGH(GPIOG_ARD_D0) | \
PIN_OSPEED_VERYLOW(GPIOG_PIN10) | \
PIN_OSPEED_VERYLOW(GPIOG_PIN11) | \
PIN_OSPEED_VERYLOW(GPIOG_PIN12) | \
PIN_OSPEED_VERYLOW(GPIOG_PIN13) | \
PIN_OSPEED_HIGH(GPIOG_ARD_D1) | \
PIN_OSPEED_VERYLOW(GPIOG_PIN15))
#define VAL_GPIOG_PUPDR (PIN_PUPDR_PULLUP(GPIOG_ZIO_D65) | \
PIN_PUPDR_PULLUP(GPIOG_ZIO_D64) | \
PIN_PUPDR_PULLUP(GPIOG_ZIO_D49) | \
PIN_PUPDR_PULLUP(GPIOG_ZIO_D50) | \
PIN_PUPDR_PULLUP(GPIOG_PIN4) | \
PIN_PUPDR_PULLUP(GPIOG_PIN5) | \
PIN_PUPDR_PULLUP(GPIOG_USB_GPIO_OUT) | \
PIN_PUPDR_PULLUP(GPIOG_USB_GPIO_IN) | \
PIN_PUPDR_PULLUP(GPIOG_PIN8) | \
PIN_PUPDR_PULLUP(GPIOG_ARD_D0) | \
PIN_PUPDR_PULLUP(GPIOG_PIN10) | \
PIN_PUPDR_PULLUP(GPIOG_PIN11) | \
PIN_PUPDR_PULLUP(GPIOG_PIN12) | \
PIN_PUPDR_PULLUP(GPIOG_PIN13) | \
PIN_PUPDR_PULLUP(GPIOG_ARD_D1) | \
PIN_PUPDR_PULLUP(GPIOG_PIN15))
#define VAL_GPIOG_ODR (PIN_ODR_HIGH(GPIOG_ZIO_D65) | \
PIN_ODR_HIGH(GPIOG_ZIO_D64) | \
PIN_ODR_HIGH(GPIOG_ZIO_D49) | \
PIN_ODR_HIGH(GPIOG_ZIO_D50) | \
PIN_ODR_HIGH(GPIOG_PIN4) | \
PIN_ODR_HIGH(GPIOG_PIN5) | \
PIN_ODR_HIGH(GPIOG_USB_GPIO_OUT) | \
PIN_ODR_HIGH(GPIOG_USB_GPIO_IN) | \
PIN_ODR_HIGH(GPIOG_PIN8) | \
PIN_ODR_HIGH(GPIOG_ARD_D0) | \
PIN_ODR_HIGH(GPIOG_PIN10) | \
PIN_ODR_HIGH(GPIOG_PIN11) | \
PIN_ODR_HIGH(GPIOG_PIN12) | \
PIN_ODR_HIGH(GPIOG_PIN13) | \
PIN_ODR_HIGH(GPIOG_ARD_D1) | \
PIN_ODR_HIGH(GPIOG_PIN15))
#define VAL_GPIOG_AFRL (PIN_AFIO_AF(GPIOG_ZIO_D65, 0U) | \
PIN_AFIO_AF(GPIOG_ZIO_D64, 0U) | \
PIN_AFIO_AF(GPIOG_ZIO_D49, 0U) | \
PIN_AFIO_AF(GPIOG_ZIO_D50, 0U) | \
PIN_AFIO_AF(GPIOG_PIN4, 0U) | \
PIN_AFIO_AF(GPIOG_PIN5, 0U) | \
PIN_AFIO_AF(GPIOG_USB_GPIO_OUT, 0U) | \
PIN_AFIO_AF(GPIOG_USB_GPIO_IN, 0U))
#define VAL_GPIOG_AFRH (PIN_AFIO_AF(GPIOG_PIN8, 0U) | \
PIN_AFIO_AF(GPIOG_ARD_D0, 0U) | \
PIN_AFIO_AF(GPIOG_PIN10, 0U) | \
PIN_AFIO_AF(GPIOG_PIN11, 0U) | \
PIN_AFIO_AF(GPIOG_PIN12, 0U) | \
PIN_AFIO_AF(GPIOG_PIN13, 0U) | \
PIN_AFIO_AF(GPIOG_ARD_D1, 0U) | \
PIN_AFIO_AF(GPIOG_PIN15, 0U))
/*
* GPIOH setup:
*
* PH0 - OSC_IN (input floating).
* PH1 - OSC_OUT (input floating).
* PH2 - PIN2 (input pullup).
* PH3 - PIN3 (input pullup).
* PH4 - PIN4 (input pullup).
* PH5 - PIN5 (input pullup).
* PH6 - PIN6 (input pullup).
* PH7 - PIN7 (input pullup).
* PH8 - PIN8 (input pullup).
* PH9 - PIN9 (input pullup).
* PH10 - PIN10 (input pullup).
* PH11 - PIN11 (input pullup).
* PH12 - PIN12 (input pullup).
* PH13 - PIN13 (input pullup).
* PH14 - PIN14 (input pullup).
* PH15 - PIN15 (input pullup).
*/
#define VAL_GPIOH_MODER (PIN_MODE_INPUT(GPIOH_OSC_IN) | \
PIN_MODE_INPUT(GPIOH_OSC_OUT) | \
PIN_MODE_INPUT(GPIOH_PIN2) | \
PIN_MODE_INPUT(GPIOH_PIN3) | \
PIN_MODE_INPUT(GPIOH_PIN4) | \
PIN_MODE_INPUT(GPIOH_PIN5) | \
PIN_MODE_INPUT(GPIOH_PIN6) | \
PIN_MODE_INPUT(GPIOH_PIN7) | \
PIN_MODE_INPUT(GPIOH_PIN8) | \
PIN_MODE_INPUT(GPIOH_PIN9) | \
PIN_MODE_INPUT(GPIOH_PIN10) | \
PIN_MODE_INPUT(GPIOH_PIN11) | \
PIN_MODE_INPUT(GPIOH_PIN12) | \
PIN_MODE_INPUT(GPIOH_PIN13) | \
PIN_MODE_INPUT(GPIOH_PIN14) | \
PIN_MODE_INPUT(GPIOH_PIN15))
#define VAL_GPIOH_OTYPER (PIN_OTYPE_PUSHPULL(GPIOH_OSC_IN) | \
PIN_OTYPE_PUSHPULL(GPIOH_OSC_OUT) | \
PIN_OTYPE_PUSHPULL(GPIOH_PIN2) | \
PIN_OTYPE_PUSHPULL(GPIOH_PIN3) | \
PIN_OTYPE_PUSHPULL(GPIOH_PIN4) | \
PIN_OTYPE_PUSHPULL(GPIOH_PIN5) | \
PIN_OTYPE_PUSHPULL(GPIOH_PIN6) | \
PIN_OTYPE_PUSHPULL(GPIOH_PIN7) | \
PIN_OTYPE_PUSHPULL(GPIOH_PIN8) | \
PIN_OTYPE_PUSHPULL(GPIOH_PIN9) | \
PIN_OTYPE_PUSHPULL(GPIOH_PIN10) | \
PIN_OTYPE_PUSHPULL(GPIOH_PIN11) | \
PIN_OTYPE_PUSHPULL(GPIOH_PIN12) | \
PIN_OTYPE_PUSHPULL(GPIOH_PIN13) | \
PIN_OTYPE_PUSHPULL(GPIOH_PIN14) | \
PIN_OTYPE_PUSHPULL(GPIOH_PIN15))
#define VAL_GPIOH_OSPEEDR (PIN_OSPEED_HIGH(GPIOH_OSC_IN) | \
PIN_OSPEED_HIGH(GPIOH_OSC_OUT) | \
PIN_OSPEED_VERYLOW(GPIOH_PIN2) | \
PIN_OSPEED_VERYLOW(GPIOH_PIN3) | \
PIN_OSPEED_VERYLOW(GPIOH_PIN4) | \
PIN_OSPEED_VERYLOW(GPIOH_PIN5) | \
PIN_OSPEED_VERYLOW(GPIOH_PIN6) | \
PIN_OSPEED_VERYLOW(GPIOH_PIN7) | \
PIN_OSPEED_VERYLOW(GPIOH_PIN8) | \
PIN_OSPEED_VERYLOW(GPIOH_PIN9) | \
PIN_OSPEED_VERYLOW(GPIOH_PIN10) | \
PIN_OSPEED_VERYLOW(GPIOH_PIN11) | \
PIN_OSPEED_VERYLOW(GPIOH_PIN12) | \
PIN_OSPEED_VERYLOW(GPIOH_PIN13) | \
PIN_OSPEED_VERYLOW(GPIOH_PIN14) | \
PIN_OSPEED_VERYLOW(GPIOH_PIN15))
#define VAL_GPIOH_PUPDR (PIN_PUPDR_FLOATING(GPIOH_OSC_IN) | \
PIN_PUPDR_FLOATING(GPIOH_OSC_OUT) | \
PIN_PUPDR_PULLUP(GPIOH_PIN2) | \
PIN_PUPDR_PULLUP(GPIOH_PIN3) | \
PIN_PUPDR_PULLUP(GPIOH_PIN4) | \
PIN_PUPDR_PULLUP(GPIOH_PIN5) | \
PIN_PUPDR_PULLUP(GPIOH_PIN6) | \
PIN_PUPDR_PULLUP(GPIOH_PIN7) | \
PIN_PUPDR_PULLUP(GPIOH_PIN8) | \
PIN_PUPDR_PULLUP(GPIOH_PIN9) | \
PIN_PUPDR_PULLUP(GPIOH_PIN10) | \
PIN_PUPDR_PULLUP(GPIOH_PIN11) | \
PIN_PUPDR_PULLUP(GPIOH_PIN12) | \
PIN_PUPDR_PULLUP(GPIOH_PIN13) | \
PIN_PUPDR_PULLUP(GPIOH_PIN14) | \
PIN_PUPDR_PULLUP(GPIOH_PIN15))
#define VAL_GPIOH_ODR (PIN_ODR_HIGH(GPIOH_OSC_IN) | \
PIN_ODR_HIGH(GPIOH_OSC_OUT) | \
PIN_ODR_HIGH(GPIOH_PIN2) | \
PIN_ODR_HIGH(GPIOH_PIN3) | \
PIN_ODR_HIGH(GPIOH_PIN4) | \
PIN_ODR_HIGH(GPIOH_PIN5) | \
PIN_ODR_HIGH(GPIOH_PIN6) | \
PIN_ODR_HIGH(GPIOH_PIN7) | \
PIN_ODR_HIGH(GPIOH_PIN8) | \
PIN_ODR_HIGH(GPIOH_PIN9) | \
PIN_ODR_HIGH(GPIOH_PIN10) | \
PIN_ODR_HIGH(GPIOH_PIN11) | \
PIN_ODR_HIGH(GPIOH_PIN12) | \
PIN_ODR_HIGH(GPIOH_PIN13) | \
PIN_ODR_HIGH(GPIOH_PIN14) | \
PIN_ODR_HIGH(GPIOH_PIN15))
#define VAL_GPIOH_AFRL (PIN_AFIO_AF(GPIOH_OSC_IN, 0U) | \
PIN_AFIO_AF(GPIOH_OSC_OUT, 0U) | \
PIN_AFIO_AF(GPIOH_PIN2, 0U) | \
PIN_AFIO_AF(GPIOH_PIN3, 0U) | \
PIN_AFIO_AF(GPIOH_PIN4, 0U) | \
PIN_AFIO_AF(GPIOH_PIN5, 0U) | \
PIN_AFIO_AF(GPIOH_PIN6, 0U) | \
PIN_AFIO_AF(GPIOH_PIN7, 0U))
#define VAL_GPIOH_AFRH (PIN_AFIO_AF(GPIOH_PIN8, 0U) | \
PIN_AFIO_AF(GPIOH_PIN9, 0U) | \
PIN_AFIO_AF(GPIOH_PIN10, 0U) | \
PIN_AFIO_AF(GPIOH_PIN11, 0U) | \
PIN_AFIO_AF(GPIOH_PIN12, 0U) | \
PIN_AFIO_AF(GPIOH_PIN13, 0U) | \
PIN_AFIO_AF(GPIOH_PIN14, 0U) | \
PIN_AFIO_AF(GPIOH_PIN15, 0U))
/*
* GPIOI setup:
*
* PI0 - PIN0 (input pullup).
* PI1 - PIN1 (input pullup).
* PI2 - PIN2 (input pullup).
* PI3 - PIN3 (input pullup).
* PI4 - PIN4 (input pullup).
* PI5 - PIN5 (input pullup).
* PI6 - PIN6 (input pullup).
* PI7 - PIN7 (input pullup).
* PI8 - PIN8 (input pullup).
* PI9 - PIN9 (input pullup).
* PI10 - PIN10 (input pullup).
* PI11 - PIN11 (input pullup).
* PI12 - PIN12 (input pullup).
* PI13 - PIN13 (input pullup).
* PI14 - PIN14 (input pullup).
* PI15 - PIN15 (input pullup).
*/
#define VAL_GPIOI_MODER (PIN_MODE_INPUT(GPIOI_PIN0) | \
PIN_MODE_INPUT(GPIOI_PIN1) | \
PIN_MODE_INPUT(GPIOI_PIN2) | \
PIN_MODE_INPUT(GPIOI_PIN3) | \
PIN_MODE_INPUT(GPIOI_PIN4) | \
PIN_MODE_INPUT(GPIOI_PIN5) | \
PIN_MODE_INPUT(GPIOI_PIN6) | \
PIN_MODE_INPUT(GPIOI_PIN7) | \
PIN_MODE_INPUT(GPIOI_PIN8) | \
PIN_MODE_INPUT(GPIOI_PIN9) | \
PIN_MODE_INPUT(GPIOI_PIN10) | \
PIN_MODE_INPUT(GPIOI_PIN11) | \
PIN_MODE_INPUT(GPIOI_PIN12) | \
PIN_MODE_INPUT(GPIOI_PIN13) | \
PIN_MODE_INPUT(GPIOI_PIN14) | \
PIN_MODE_INPUT(GPIOI_PIN15))
#define VAL_GPIOI_OTYPER (PIN_OTYPE_PUSHPULL(GPIOI_PIN0) | \
PIN_OTYPE_PUSHPULL(GPIOI_PIN1) | \
PIN_OTYPE_PUSHPULL(GPIOI_PIN2) | \
PIN_OTYPE_PUSHPULL(GPIOI_PIN3) | \
PIN_OTYPE_PUSHPULL(GPIOI_PIN4) | \
PIN_OTYPE_PUSHPULL(GPIOI_PIN5) | \
PIN_OTYPE_PUSHPULL(GPIOI_PIN6) | \
PIN_OTYPE_PUSHPULL(GPIOI_PIN7) | \
PIN_OTYPE_PUSHPULL(GPIOI_PIN8) | \
PIN_OTYPE_PUSHPULL(GPIOI_PIN9) | \
PIN_OTYPE_PUSHPULL(GPIOI_PIN10) | \
PIN_OTYPE_PUSHPULL(GPIOI_PIN11) | \
PIN_OTYPE_PUSHPULL(GPIOI_PIN12) | \
PIN_OTYPE_PUSHPULL(GPIOI_PIN13) | \
PIN_OTYPE_PUSHPULL(GPIOI_PIN14) | \
PIN_OTYPE_PUSHPULL(GPIOI_PIN15))
#define VAL_GPIOI_OSPEEDR (PIN_OSPEED_VERYLOW(GPIOI_PIN0) | \
PIN_OSPEED_VERYLOW(GPIOI_PIN1) | \
PIN_OSPEED_VERYLOW(GPIOI_PIN2) | \
PIN_OSPEED_VERYLOW(GPIOI_PIN3) | \
PIN_OSPEED_VERYLOW(GPIOI_PIN4) | \
PIN_OSPEED_VERYLOW(GPIOI_PIN5) | \
PIN_OSPEED_VERYLOW(GPIOI_PIN6) | \
PIN_OSPEED_VERYLOW(GPIOI_PIN7) | \
PIN_OSPEED_VERYLOW(GPIOI_PIN8) | \
PIN_OSPEED_VERYLOW(GPIOI_PIN9) | \
PIN_OSPEED_VERYLOW(GPIOI_PIN10) | \
PIN_OSPEED_VERYLOW(GPIOI_PIN11) | \
PIN_OSPEED_VERYLOW(GPIOI_PIN12) | \
PIN_OSPEED_VERYLOW(GPIOI_PIN13) | \
PIN_OSPEED_VERYLOW(GPIOI_PIN14) | \
PIN_OSPEED_VERYLOW(GPIOI_PIN15))
#define VAL_GPIOI_PUPDR (PIN_PUPDR_PULLUP(GPIOI_PIN0) | \
PIN_PUPDR_PULLUP(GPIOI_PIN1) | \
PIN_PUPDR_PULLUP(GPIOI_PIN2) | \
PIN_PUPDR_PULLUP(GPIOI_PIN3) | \
PIN_PUPDR_PULLUP(GPIOI_PIN4) | \
PIN_PUPDR_PULLUP(GPIOI_PIN5) | \
PIN_PUPDR_PULLUP(GPIOI_PIN6) | \
PIN_PUPDR_PULLUP(GPIOI_PIN7) | \
PIN_PUPDR_PULLUP(GPIOI_PIN8) | \
PIN_PUPDR_PULLUP(GPIOI_PIN9) | \
PIN_PUPDR_PULLUP(GPIOI_PIN10) | \
PIN_PUPDR_PULLUP(GPIOI_PIN11) | \
PIN_PUPDR_PULLUP(GPIOI_PIN12) | \
PIN_PUPDR_PULLUP(GPIOI_PIN13) | \
PIN_PUPDR_PULLUP(GPIOI_PIN14) | \
PIN_PUPDR_PULLUP(GPIOI_PIN15))
#define VAL_GPIOI_ODR (PIN_ODR_HIGH(GPIOI_PIN0) | \
PIN_ODR_HIGH(GPIOI_PIN1) | \
PIN_ODR_HIGH(GPIOI_PIN2) | \
PIN_ODR_HIGH(GPIOI_PIN3) | \
PIN_ODR_HIGH(GPIOI_PIN4) | \
PIN_ODR_HIGH(GPIOI_PIN5) | \
PIN_ODR_HIGH(GPIOI_PIN6) | \
PIN_ODR_HIGH(GPIOI_PIN7) | \
PIN_ODR_HIGH(GPIOI_PIN8) | \
PIN_ODR_HIGH(GPIOI_PIN9) | \
PIN_ODR_HIGH(GPIOI_PIN10) | \
PIN_ODR_HIGH(GPIOI_PIN11) | \
PIN_ODR_HIGH(GPIOI_PIN12) | \
PIN_ODR_HIGH(GPIOI_PIN13) | \
PIN_ODR_HIGH(GPIOI_PIN14) | \
PIN_ODR_HIGH(GPIOI_PIN15))
#define VAL_GPIOI_AFRL (PIN_AFIO_AF(GPIOI_PIN0, 0U) | \
PIN_AFIO_AF(GPIOI_PIN1, 0U) | \
PIN_AFIO_AF(GPIOI_PIN2, 0U) | \
PIN_AFIO_AF(GPIOI_PIN3, 0U) | \
PIN_AFIO_AF(GPIOI_PIN4, 0U) | \
PIN_AFIO_AF(GPIOI_PIN5, 0U) | \
PIN_AFIO_AF(GPIOI_PIN6, 0U) | \
PIN_AFIO_AF(GPIOI_PIN7, 0U))
#define VAL_GPIOI_AFRH (PIN_AFIO_AF(GPIOI_PIN8, 0U) | \
PIN_AFIO_AF(GPIOI_PIN9, 0U) | \
PIN_AFIO_AF(GPIOI_PIN10, 0U) | \
PIN_AFIO_AF(GPIOI_PIN11, 0U) | \
PIN_AFIO_AF(GPIOI_PIN12, 0U) | \
PIN_AFIO_AF(GPIOI_PIN13, 0U) | \
PIN_AFIO_AF(GPIOI_PIN14, 0U) | \
PIN_AFIO_AF(GPIOI_PIN15, 0U))
/*
* GPIOJ setup:
*
* PJ0 - PIN0 (input pullup).
* PJ1 - PIN1 (input pullup).
* PJ2 - PIN2 (input pullup).
* PJ3 - PIN3 (input pullup).
* PJ4 - PIN4 (input pullup).
* PJ5 - PIN5 (input pullup).
* PJ6 - PIN6 (input pullup).
* PJ7 - PIN7 (input pullup).
* PJ8 - PIN8 (input pullup).
* PJ9 - PIN9 (input pullup).
* PJ10 - PIN10 (input pullup).
* PJ11 - PIN11 (input pullup).
* PJ12 - PIN12 (input pullup).
* PJ13 - PIN13 (input pullup).
* PJ14 - PIN14 (input pullup).
* PJ15 - PIN15 (input pullup).
*/
#define VAL_GPIOJ_MODER (PIN_MODE_INPUT(GPIOJ_PIN0) | \
PIN_MODE_INPUT(GPIOJ_PIN1) | \
PIN_MODE_INPUT(GPIOJ_PIN2) | \
PIN_MODE_INPUT(GPIOJ_PIN3) | \
PIN_MODE_INPUT(GPIOJ_PIN4) | \
PIN_MODE_INPUT(GPIOJ_PIN5) | \
PIN_MODE_INPUT(GPIOJ_PIN6) | \
PIN_MODE_INPUT(GPIOJ_PIN7) | \
PIN_MODE_INPUT(GPIOJ_PIN8) | \
PIN_MODE_INPUT(GPIOJ_PIN9) | \
PIN_MODE_INPUT(GPIOJ_PIN10) | \
PIN_MODE_INPUT(GPIOJ_PIN11) | \
PIN_MODE_INPUT(GPIOJ_PIN12) | \
PIN_MODE_INPUT(GPIOJ_PIN13) | \
PIN_MODE_INPUT(GPIOJ_PIN14) | \
PIN_MODE_INPUT(GPIOJ_PIN15))
#define VAL_GPIOJ_OTYPER (PIN_OTYPE_PUSHPULL(GPIOJ_PIN0) | \
PIN_OTYPE_PUSHPULL(GPIOJ_PIN1) | \
PIN_OTYPE_PUSHPULL(GPIOJ_PIN2) | \
PIN_OTYPE_PUSHPULL(GPIOJ_PIN3) | \
PIN_OTYPE_PUSHPULL(GPIOJ_PIN4) | \
PIN_OTYPE_PUSHPULL(GPIOJ_PIN5) | \
PIN_OTYPE_PUSHPULL(GPIOJ_PIN6) | \
PIN_OTYPE_PUSHPULL(GPIOJ_PIN7) | \
PIN_OTYPE_PUSHPULL(GPIOJ_PIN8) | \
PIN_OTYPE_PUSHPULL(GPIOJ_PIN9) | \
PIN_OTYPE_PUSHPULL(GPIOJ_PIN10) | \
PIN_OTYPE_PUSHPULL(GPIOJ_PIN11) | \
PIN_OTYPE_PUSHPULL(GPIOJ_PIN12) | \
PIN_OTYPE_PUSHPULL(GPIOJ_PIN13) | \
PIN_OTYPE_PUSHPULL(GPIOJ_PIN14) | \
PIN_OTYPE_PUSHPULL(GPIOJ_PIN15))
#define VAL_GPIOJ_OSPEEDR (PIN_OSPEED_VERYLOW(GPIOJ_PIN0) | \
PIN_OSPEED_VERYLOW(GPIOJ_PIN1) | \
PIN_OSPEED_VERYLOW(GPIOJ_PIN2) | \
PIN_OSPEED_VERYLOW(GPIOJ_PIN3) | \
PIN_OSPEED_VERYLOW(GPIOJ_PIN4) | \
PIN_OSPEED_VERYLOW(GPIOJ_PIN5) | \
PIN_OSPEED_VERYLOW(GPIOJ_PIN6) | \
PIN_OSPEED_VERYLOW(GPIOJ_PIN7) | \
PIN_OSPEED_VERYLOW(GPIOJ_PIN8) | \
PIN_OSPEED_VERYLOW(GPIOJ_PIN9) | \
PIN_OSPEED_VERYLOW(GPIOJ_PIN10) | \
PIN_OSPEED_VERYLOW(GPIOJ_PIN11) | \
PIN_OSPEED_VERYLOW(GPIOJ_PIN12) | \
PIN_OSPEED_VERYLOW(GPIOJ_PIN13) | \
PIN_OSPEED_VERYLOW(GPIOJ_PIN14) | \
PIN_OSPEED_VERYLOW(GPIOJ_PIN15))
#define VAL_GPIOJ_PUPDR (PIN_PUPDR_PULLUP(GPIOJ_PIN0) | \
PIN_PUPDR_PULLUP(GPIOJ_PIN1) | \
PIN_PUPDR_PULLUP(GPIOJ_PIN2) | \
PIN_PUPDR_PULLUP(GPIOJ_PIN3) | \
PIN_PUPDR_PULLUP(GPIOJ_PIN4) | \
PIN_PUPDR_PULLUP(GPIOJ_PIN5) | \
PIN_PUPDR_PULLUP(GPIOJ_PIN6) | \
PIN_PUPDR_PULLUP(GPIOJ_PIN7) | \
PIN_PUPDR_PULLUP(GPIOJ_PIN8) | \
PIN_PUPDR_PULLUP(GPIOJ_PIN9) | \
PIN_PUPDR_PULLUP(GPIOJ_PIN10) | \
PIN_PUPDR_PULLUP(GPIOJ_PIN11) | \
PIN_PUPDR_PULLUP(GPIOJ_PIN12) | \
PIN_PUPDR_PULLUP(GPIOJ_PIN13) | \
PIN_PUPDR_PULLUP(GPIOJ_PIN14) | \
PIN_PUPDR_PULLUP(GPIOJ_PIN15))
#define VAL_GPIOJ_ODR (PIN_ODR_HIGH(GPIOJ_PIN0) | \
PIN_ODR_HIGH(GPIOJ_PIN1) | \
PIN_ODR_HIGH(GPIOJ_PIN2) | \
PIN_ODR_HIGH(GPIOJ_PIN3) | \
PIN_ODR_HIGH(GPIOJ_PIN4) | \
PIN_ODR_HIGH(GPIOJ_PIN5) | \
PIN_ODR_HIGH(GPIOJ_PIN6) | \
PIN_ODR_HIGH(GPIOJ_PIN7) | \
PIN_ODR_HIGH(GPIOJ_PIN8) | \
PIN_ODR_HIGH(GPIOJ_PIN9) | \
PIN_ODR_HIGH(GPIOJ_PIN10) | \
PIN_ODR_HIGH(GPIOJ_PIN11) | \
PIN_ODR_HIGH(GPIOJ_PIN12) | \
PIN_ODR_HIGH(GPIOJ_PIN13) | \
PIN_ODR_HIGH(GPIOJ_PIN14) | \
PIN_ODR_HIGH(GPIOJ_PIN15))
#define VAL_GPIOJ_AFRL (PIN_AFIO_AF(GPIOJ_PIN0, 0U) | \
PIN_AFIO_AF(GPIOJ_PIN1, 0U) | \
PIN_AFIO_AF(GPIOJ_PIN2, 0U) | \
PIN_AFIO_AF(GPIOJ_PIN3, 0U) | \
PIN_AFIO_AF(GPIOJ_PIN4, 0U) | \
PIN_AFIO_AF(GPIOJ_PIN5, 0U) | \
PIN_AFIO_AF(GPIOJ_PIN6, 0U) | \
PIN_AFIO_AF(GPIOJ_PIN7, 0U))
#define VAL_GPIOJ_AFRH (PIN_AFIO_AF(GPIOJ_PIN8, 0U) | \
PIN_AFIO_AF(GPIOJ_PIN9, 0U) | \
PIN_AFIO_AF(GPIOJ_PIN10, 0U) | \
PIN_AFIO_AF(GPIOJ_PIN11, 0U) | \
PIN_AFIO_AF(GPIOJ_PIN12, 0U) | \
PIN_AFIO_AF(GPIOJ_PIN13, 0U) | \
PIN_AFIO_AF(GPIOJ_PIN14, 0U) | \
PIN_AFIO_AF(GPIOJ_PIN15, 0U))
/*
* GPIOK setup:
*
* PK0 - PIN0 (input pullup).
* PK1 - PIN1 (input pullup).
* PK2 - PIN2 (input pullup).
* PK3 - PIN3 (input pullup).
* PK4 - PIN4 (input pullup).
* PK5 - PIN5 (input pullup).
* PK6 - PIN6 (input pullup).
* PK7 - PIN7 (input pullup).
* PK8 - PIN8 (input pullup).
* PK9 - PIN9 (input pullup).
* PK10 - PIN10 (input pullup).
* PK11 - PIN11 (input pullup).
* PK12 - PIN12 (input pullup).
* PK13 - PIN13 (input pullup).
* PK14 - PIN14 (input pullup).
* PK15 - PIN15 (input pullup).
*/
#define VAL_GPIOK_MODER (PIN_MODE_INPUT(GPIOK_PIN0) | \
PIN_MODE_INPUT(GPIOK_PIN1) | \
PIN_MODE_INPUT(GPIOK_PIN2) | \
PIN_MODE_INPUT(GPIOK_PIN3) | \
PIN_MODE_INPUT(GPIOK_PIN4) | \
PIN_MODE_INPUT(GPIOK_PIN5) | \
PIN_MODE_INPUT(GPIOK_PIN6) | \
PIN_MODE_INPUT(GPIOK_PIN7) | \
PIN_MODE_INPUT(GPIOK_PIN8) | \
PIN_MODE_INPUT(GPIOK_PIN9) | \
PIN_MODE_INPUT(GPIOK_PIN10) | \
PIN_MODE_INPUT(GPIOK_PIN11) | \
PIN_MODE_INPUT(GPIOK_PIN12) | \
PIN_MODE_INPUT(GPIOK_PIN13) | \
PIN_MODE_INPUT(GPIOK_PIN14) | \
PIN_MODE_INPUT(GPIOK_PIN15))
#define VAL_GPIOK_OTYPER (PIN_OTYPE_PUSHPULL(GPIOK_PIN0) | \
PIN_OTYPE_PUSHPULL(GPIOK_PIN1) | \
PIN_OTYPE_PUSHPULL(GPIOK_PIN2) | \
PIN_OTYPE_PUSHPULL(GPIOK_PIN3) | \
PIN_OTYPE_PUSHPULL(GPIOK_PIN4) | \
PIN_OTYPE_PUSHPULL(GPIOK_PIN5) | \
PIN_OTYPE_PUSHPULL(GPIOK_PIN6) | \
PIN_OTYPE_PUSHPULL(GPIOK_PIN7) | \
PIN_OTYPE_PUSHPULL(GPIOK_PIN8) | \
PIN_OTYPE_PUSHPULL(GPIOK_PIN9) | \
PIN_OTYPE_PUSHPULL(GPIOK_PIN10) | \
PIN_OTYPE_PUSHPULL(GPIOK_PIN11) | \
PIN_OTYPE_PUSHPULL(GPIOK_PIN12) | \
PIN_OTYPE_PUSHPULL(GPIOK_PIN13) | \
PIN_OTYPE_PUSHPULL(GPIOK_PIN14) | \
PIN_OTYPE_PUSHPULL(GPIOK_PIN15))
#define VAL_GPIOK_OSPEEDR (PIN_OSPEED_VERYLOW(GPIOK_PIN0) | \
PIN_OSPEED_VERYLOW(GPIOK_PIN1) | \
PIN_OSPEED_VERYLOW(GPIOK_PIN2) | \
PIN_OSPEED_VERYLOW(GPIOK_PIN3) | \
PIN_OSPEED_VERYLOW(GPIOK_PIN4) | \
PIN_OSPEED_VERYLOW(GPIOK_PIN5) | \
PIN_OSPEED_VERYLOW(GPIOK_PIN6) | \
PIN_OSPEED_VERYLOW(GPIOK_PIN7) | \
PIN_OSPEED_VERYLOW(GPIOK_PIN8) | \
PIN_OSPEED_VERYLOW(GPIOK_PIN9) | \
PIN_OSPEED_VERYLOW(GPIOK_PIN10) | \
PIN_OSPEED_VERYLOW(GPIOK_PIN11) | \
PIN_OSPEED_VERYLOW(GPIOK_PIN12) | \
PIN_OSPEED_VERYLOW(GPIOK_PIN13) | \
PIN_OSPEED_VERYLOW(GPIOK_PIN14) | \
PIN_OSPEED_VERYLOW(GPIOK_PIN15))
#define VAL_GPIOK_PUPDR (PIN_PUPDR_PULLUP(GPIOK_PIN0) | \
PIN_PUPDR_PULLUP(GPIOK_PIN1) | \
PIN_PUPDR_PULLUP(GPIOK_PIN2) | \
PIN_PUPDR_PULLUP(GPIOK_PIN3) | \
PIN_PUPDR_PULLUP(GPIOK_PIN4) | \
PIN_PUPDR_PULLUP(GPIOK_PIN5) | \
PIN_PUPDR_PULLUP(GPIOK_PIN6) | \
PIN_PUPDR_PULLUP(GPIOK_PIN7) | \
PIN_PUPDR_PULLUP(GPIOK_PIN8) | \
PIN_PUPDR_PULLUP(GPIOK_PIN9) | \
PIN_PUPDR_PULLUP(GPIOK_PIN10) | \
PIN_PUPDR_PULLUP(GPIOK_PIN11) | \
PIN_PUPDR_PULLUP(GPIOK_PIN12) | \
PIN_PUPDR_PULLUP(GPIOK_PIN13) | \
PIN_PUPDR_PULLUP(GPIOK_PIN14) | \
PIN_PUPDR_PULLUP(GPIOK_PIN15))
#define VAL_GPIOK_ODR (PIN_ODR_HIGH(GPIOK_PIN0) | \
PIN_ODR_HIGH(GPIOK_PIN1) | \
PIN_ODR_HIGH(GPIOK_PIN2) | \
PIN_ODR_HIGH(GPIOK_PIN3) | \
PIN_ODR_HIGH(GPIOK_PIN4) | \
PIN_ODR_HIGH(GPIOK_PIN5) | \
PIN_ODR_HIGH(GPIOK_PIN6) | \
PIN_ODR_HIGH(GPIOK_PIN7) | \
PIN_ODR_HIGH(GPIOK_PIN8) | \
PIN_ODR_HIGH(GPIOK_PIN9) | \
PIN_ODR_HIGH(GPIOK_PIN10) | \
PIN_ODR_HIGH(GPIOK_PIN11) | \
PIN_ODR_HIGH(GPIOK_PIN12) | \
PIN_ODR_HIGH(GPIOK_PIN13) | \
PIN_ODR_HIGH(GPIOK_PIN14) | \
PIN_ODR_HIGH(GPIOK_PIN15))
#define VAL_GPIOK_AFRL (PIN_AFIO_AF(GPIOK_PIN0, 0U) | \
PIN_AFIO_AF(GPIOK_PIN1, 0U) | \
PIN_AFIO_AF(GPIOK_PIN2, 0U) | \
PIN_AFIO_AF(GPIOK_PIN3, 0U) | \
PIN_AFIO_AF(GPIOK_PIN4, 0U) | \
PIN_AFIO_AF(GPIOK_PIN5, 0U) | \
PIN_AFIO_AF(GPIOK_PIN6, 0U) | \
PIN_AFIO_AF(GPIOK_PIN7, 0U))
#define VAL_GPIOK_AFRH (PIN_AFIO_AF(GPIOK_PIN8, 0U) | \
PIN_AFIO_AF(GPIOK_PIN9, 0U) | \
PIN_AFIO_AF(GPIOK_PIN10, 0U) | \
PIN_AFIO_AF(GPIOK_PIN11, 0U) | \
PIN_AFIO_AF(GPIOK_PIN12, 0U) | \
PIN_AFIO_AF(GPIOK_PIN13, 0U) | \
PIN_AFIO_AF(GPIOK_PIN14, 0U) | \
PIN_AFIO_AF(GPIOK_PIN15, 0U))
/*===========================================================================*/
/* External declarations. */
/*===========================================================================*/
#if !defined(_FROM_ASM_)
#ifdef __cplusplus
extern "C" {
#endif
void boardInit(void);
#ifdef __cplusplus
}
#endif
#endif /* _FROM_ASM_ */
#endif /* BOARD_H */
|