1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
|
/*
ChibiOS - Copyright (C) 2006..2018 Giovanni Di Sirio
Licensed under the Apache License, Version 2.0 (the "License");
you may not use this file except in compliance with the License.
You may obtain a copy of the License at
http://www.apache.org/licenses/LICENSE-2.0
Unless required by applicable law or agreed to in writing, software
distributed under the License is distributed on an "AS IS" BASIS,
WITHOUT WARRANTIES OR CONDITIONS OF ANY KIND, either express or implied.
See the License for the specific language governing permissions and
limitations under the License.
*/
#include "hal.h"
#define _PIOA ((Pio*)0xFC038000U)
/*===========================================================================*/
/* Configuration checks. */
/*===========================================================================*/
#if !SAMA_HAL_IS_SECURE
#error "SAMA PROJECT REQUIRES SECURE CONFIGURATION"
#endif
/*
* SAMA PIO CFGR masks.
*/
#define SAMA_PIO_FUNC_GPIO 0U
#define SAMA_PIO_FUNC_PERIPH_A 1U
#define SAMA_PIO_FUNC_PERIPH_B 2U
#define SAMA_PIO_FUNC_PERIPH_C 3U
#define SAMA_PIO_FUNC_PERIPH_D 4U
#define SAMA_PIO_FUNC_PERIPH_E 5U
#define SAMA_PIO_FUNC_PERIPH_F 6U
#define SAMA_PIO_FUNC_PERIPH_G 7U
#define SAMA_PIO_FUNC(n) (n)
#define SAMA_PIO_DIR_INPUT (0U)
#define SAMA_PIO_DIR_OUTPUT (1U << 8U)
#define SAMA_PIO_PUEN (1U << 9U)
#define SAMA_PIO_PDEN (1U << 10U)
#define SAMA_PIO_IFEN (1U << 12U)
#define SAMA_PIO_IFSCEN (1U << 13U)
#define SAMA_PIO_OPD (1U << 14U)
#define SAMA_PIO_SCHMITT (1U << 15U)
#define SAMA_PIO_DRVSTR_LO (0U << 16U)
#define SAMA_PIO_DRVSTR_ME (2U << 16U)
#define SAMA_PIO_DRVSTR_HI (3U << 16U)
#define SAMA_PIO_LOW 0U
#define SAMA_PIO_HIGH 1U
/*
* SAMA PIO default SIOSR, MSKR and CFGR values.
*/
#define SAMA_DEFAULT_SIOSR 0x00000000U
#define SAMA_DEFAULT_SIONR 0xFFFFFFFFU
#define SAMA_DEFAULT_MSKR 0xFFFFFFFFU
#define SAMA_DEFAULT_CFGR SAMA_PIO_FUNC_GPIO | SAMA_PIO_PUEN | \
SAMA_PIO_DIR_INPUT | SAMA_PIO_SCHMITT
/*
* This macro converts a pin identifier to a bitmask.
*/
#define SAMA_PIN_N(n) (1U << n)
/**
* @brief SIU/SIUL register initializer type.
*/
typedef struct {
int32_t pio_id;
uint32_t pio_msk;
uint32_t pio_cfg;
uint32_t pio_ods;
} sama_pio_init_t;
/*
* @brief Initial setup of all defined pads.
* @note All pads are secured.
* @note The list is terminated by a {-1, 0, 0, 0}
*/
static const sama_pio_init_t sama_inits[] = {
/* RGB Led Blue */
{SAMA_PIOA,
SAMA_PIN_N(PIOA_LED_BLUE),
SAMA_PIO_FUNC_GPIO | SAMA_PIO_DIR_OUTPUT | SAMA_PIO_DRVSTR_HI,
SAMA_PIO_LOW},
/* User Button */
{SAMA_PIOA,
SAMA_PIN_N(PIOA_USER_PB),
SAMA_PIO_FUNC_GPIO | SAMA_PIO_DIR_INPUT | SAMA_PIO_PUEN | SAMA_PIO_SCHMITT,
SAMA_PIO_LOW},
/* QSPI1 */
{SAMA_PIOB,
SAMA_PIN_N(PIOB_QSPI1_SCK) | SAMA_PIN_N(PIOB_QSPI1_CS) |
SAMA_PIN_N(PIOB_QSPI1_IO0) | SAMA_PIN_N(PIOB_QSPI1_IO1) |
SAMA_PIN_N(PIOB_QSPI1_IO2) | SAMA_PIN_N(PIOB_QSPI1_IO3),
SAMA_PIO_FUNC_PERIPH_D | SAMA_PIO_PUEN,
SAMA_PIO_HIGH},
/* UART4 */
{SAMA_PIOB,
SAMA_PIN_N(PIOB_URXD4) | SAMA_PIN_N(PIOB_UTXD4),
SAMA_PIO_FUNC_PERIPH_A,
SAMA_PIO_HIGH},
/* FLEXSPI4 */
{SAMA_PIOC,
SAMA_PIN_N(PIOC_SPI_FLEXCOM4_IO0) |
SAMA_PIN_N(PIOC_SPI_FLEXCOM4_IO1) |
SAMA_PIN_N(PIOC_SPI_FLEXCOM4_IO2) |
SAMA_PIN_N(PIOC_SPI_FLEXCOM4_IO3),
SAMA_PIO_FUNC_PERIPH_B,
SAMA_PIO_HIGH},
{SAMA_PIOD,
SAMA_PIN_N(PIOD_SPI_FLEXCOM4_IO4),
SAMA_PIO_FUNC_PERIPH_B,
SAMA_PIO_HIGH},
/* IRQ9 */
{SAMA_PIOC,
SAMA_PIN_N(PIOC_IRQ9),
SAMA_PIO_FUNC_GPIO | SAMA_PIO_DIR_INPUT | SAMA_PIO_PUEN | SAMA_PIO_SCHMITT,
SAMA_PIO_LOW},
/* PIOD_IRQ1 Touch */
{SAMA_PIOD,
SAMA_PIN_N(PIOD_IRQ1),
SAMA_PIO_FUNC_GPIO | SAMA_PIO_DIR_INPUT | SAMA_PIO_PUEN | SAMA_PIO_SCHMITT,
SAMA_PIO_HIGH},
/* LCDC */
{SAMA_PIOB,
SAMA_PIN_N(PIOB_LCDDAT0) | SAMA_PIN_N(PIOB_LCDDAT1) |
SAMA_PIN_N(PIOB_LCDDAT2) | SAMA_PIN_N(PIOB_LCDDAT3) |
SAMA_PIN_N(PIOB_LCDDAT4) | SAMA_PIN_N(PIOB_LCDDAT5) |
SAMA_PIN_N(PIOB_LCDDAT6) | SAMA_PIN_N(PIOB_LCDDAT7) |
SAMA_PIN_N(PIOB_LCDDAT8) | SAMA_PIN_N(PIOB_LCDDAT9) |
SAMA_PIN_N(PIOB_LCDDAT10) | SAMA_PIN_N(PIOB_LCDDAT11) |
SAMA_PIN_N(PIOB_LCDDAT12) | SAMA_PIN_N(PIOB_LCDDAT13) |
SAMA_PIN_N(PIOB_LCDDAT14) | SAMA_PIN_N(PIOB_LCDDAT15) |
SAMA_PIN_N(PIOB_LCDDAT16) | SAMA_PIN_N(PIOB_LCDDAT17) |
SAMA_PIN_N(PIOB_LCDDAT18) | SAMA_PIN_N(PIOB_LCDDAT19) |
SAMA_PIN_N(PIOB_LCDDAT20),
SAMA_PIO_FUNC_PERIPH_A,
SAMA_PIO_HIGH},
{SAMA_PIOC,
SAMA_PIN_N(PIOC_LCDDAT21) | SAMA_PIN_N(PIOC_LCDDAT22) |
SAMA_PIN_N(PIOC_LCDDAT23) | SAMA_PIN_N(PIOC_LCDPWM) |
SAMA_PIN_N(PIOC_LCDDISP) | SAMA_PIN_N(PIOC_LCDVSYNC) |
SAMA_PIN_N(PIOC_LCDHSYNC) | SAMA_PIN_N(PIOC_LCDPCK) |
SAMA_PIN_N(PIOC_LCDDEN),
SAMA_PIO_FUNC_PERIPH_A,
SAMA_PIO_HIGH},
/* list terminated*/
{-1, 0, 0, 0}
};
/**
* @brief Early initialization code.
* @details This initialization must be performed just after stack setup
* and before any other initialization.
*/
void __early_init(void) {
sama_clock_init();
}
/**
* @brief Board-specific initialization code.
*/
void boardInit(void) {
unsigned i;
/* Disabling PMC write protection. */
pmcDisableWP();
/* Enabling port clock. */
pmcEnablePIO();
/* Enabling write protection. */
pmcEnableWP();
_PIOA->S_PIO_WPMR = PIO_WPMR_WPKEY_PASSWD;
/* Configuring all PIO A pads with default configuration. */
#if SAMA_HAS_PIOA
_PIOA->PIO_PIO_[SAMA_PIOA].S_PIO_SIOSR = SAMA_DEFAULT_SIOSR;
_PIOA->PIO_PIO_[SAMA_PIOA].S_PIO_SIONR = SAMA_DEFAULT_SIONR;
_PIOA->PIO_PIO_[SAMA_PIOA].S_PIO_MSKR = SAMA_DEFAULT_MSKR;
_PIOA->PIO_PIO_[SAMA_PIOA].S_PIO_CFGR = SAMA_DEFAULT_CFGR;
#endif /* SAMA_HAS_PIOA */
/* Configuring all PIO B pads with default configuration. */
#if SAMA_HAS_PIOB
_PIOA->PIO_PIO_[SAMA_PIOB].S_PIO_SIOSR = SAMA_DEFAULT_SIOSR;
_PIOA->PIO_PIO_[SAMA_PIOB].S_PIO_SIONR = SAMA_DEFAULT_SIONR;
_PIOA->PIO_PIO_[SAMA_PIOB].S_PIO_MSKR = SAMA_DEFAULT_MSKR;
_PIOA->PIO_PIO_[SAMA_PIOB].S_PIO_CFGR = SAMA_DEFAULT_CFGR;
#endif /* SAMA_HAS_PIOB */
/* Configuring all PIO C pads with default configuration. */
#if SAMA_HAS_PIOC
_PIOA->PIO_PIO_[SAMA_PIOC].S_PIO_SIOSR = SAMA_DEFAULT_SIOSR;
_PIOA->PIO_PIO_[SAMA_PIOC].S_PIO_SIONR = SAMA_DEFAULT_SIONR;
_PIOA->PIO_PIO_[SAMA_PIOC].S_PIO_MSKR = SAMA_DEFAULT_MSKR;
_PIOA->PIO_PIO_[SAMA_PIOC].S_PIO_CFGR = SAMA_DEFAULT_CFGR;
#endif /* SAMA_HAS_PIOC */
/* Configuring all PIO D pads with default configuration. */
#if SAMA_HAS_PIOD
_PIOA->PIO_PIO_[SAMA_PIOD].S_PIO_SIOSR = SAMA_DEFAULT_SIOSR;
_PIOA->PIO_PIO_[SAMA_PIOD].S_PIO_SIONR = SAMA_DEFAULT_SIONR;
_PIOA->PIO_PIO_[SAMA_PIOD].S_PIO_MSKR = SAMA_DEFAULT_MSKR;
_PIOA->PIO_PIO_[SAMA_PIOD].S_PIO_CFGR = SAMA_DEFAULT_CFGR;
#endif /* SAMA_HAS_PIOD */
/* Initialize PIO registers for defined pads.*/
i = 0;
while (sama_inits[i].pio_id != -1) {
_PIOA->PIO_PIO_[sama_inits[i].pio_id].S_PIO_SIOSR = sama_inits[i].pio_msk;
_PIOA->PIO_PIO_[sama_inits[i].pio_id].S_PIO_MSKR = sama_inits[i].pio_msk;
_PIOA->PIO_PIO_[sama_inits[i].pio_id].S_PIO_CFGR = sama_inits[i].pio_cfg;
if(sama_inits[i].pio_ods == SAMA_PIO_HIGH) {
_PIOA->PIO_PIO_[sama_inits[i].pio_id].S_PIO_SODR = sama_inits[i].pio_msk;
}
else {
_PIOA->PIO_PIO_[sama_inits[i].pio_id].S_PIO_CODR = sama_inits[i].pio_msk;
}
i++;
}
}
|