aboutsummaryrefslogtreecommitdiffstats
path: root/os/hal/boards/ST_STM32F429I_DISCOVERY
diff options
context:
space:
mode:
Diffstat (limited to 'os/hal/boards/ST_STM32F429I_DISCOVERY')
-rw-r--r--os/hal/boards/ST_STM32F429I_DISCOVERY/board.h294
-rw-r--r--os/hal/boards/ST_STM32F429I_DISCOVERY/board.mk4
2 files changed, 149 insertions, 149 deletions
diff --git a/os/hal/boards/ST_STM32F429I_DISCOVERY/board.h b/os/hal/boards/ST_STM32F429I_DISCOVERY/board.h
index 883f6973a..e102dea1a 100644
--- a/os/hal/boards/ST_STM32F429I_DISCOVERY/board.h
+++ b/os/hal/boards/ST_STM32F429I_DISCOVERY/board.h
@@ -14,8 +14,8 @@
limitations under the License.
*/
-#ifndef _BOARD_H_
-#define _BOARD_H_
+#ifndef BOARD_H
+#define BOARD_H
/*
* Setup for STMicroelectronics STM32F429I-Discovery board.
@@ -433,22 +433,22 @@
PIN_ODR_HIGH(GPIOA_SWDIO) | \
PIN_ODR_HIGH(GPIOA_SWCLK) | \
PIN_ODR_HIGH(GPIOA_TP_INT))
-#define VAL_GPIOA_AFRL (PIN_AFIO_AF(GPIOA_BUTTON, 0) | \
- PIN_AFIO_AF(GPIOA_MEMS_INT1, 0) | \
- PIN_AFIO_AF(GPIOA_MEMS_INT2, 0) | \
- PIN_AFIO_AF(GPIOA_LCD_B5, 14) | \
- PIN_AFIO_AF(GPIOA_LCD_VSYNC, 14) | \
- PIN_AFIO_AF(GPIOA_PIN5, 0) | \
- PIN_AFIO_AF(GPIOA_LCD_G2, 14) | \
- PIN_AFIO_AF(GPIOA_ACP_RST, 0))
-#define VAL_GPIOA_AFRH (PIN_AFIO_AF(GPIOA_I2C3_SCL, 4) | \
- PIN_AFIO_AF(GPIOA_UART_TX, 7) | \
- PIN_AFIO_AF(GPIOA_UART_RX, 7) | \
- PIN_AFIO_AF(GPIOA_LCD_R4, 14) | \
- PIN_AFIO_AF(GPIOA_LCD_R5, 14) | \
- PIN_AFIO_AF(GPIOA_SWDIO, 0) | \
- PIN_AFIO_AF(GPIOA_SWCLK, 0) | \
- PIN_AFIO_AF(GPIOA_TP_INT, 0))
+#define VAL_GPIOA_AFRL (PIN_AFIO_AF(GPIOA_BUTTON, 0U) | \
+ PIN_AFIO_AF(GPIOA_MEMS_INT1, 0U) | \
+ PIN_AFIO_AF(GPIOA_MEMS_INT2, 0U) | \
+ PIN_AFIO_AF(GPIOA_LCD_B5, 14U) | \
+ PIN_AFIO_AF(GPIOA_LCD_VSYNC, 14U) | \
+ PIN_AFIO_AF(GPIOA_PIN5, 0U) | \
+ PIN_AFIO_AF(GPIOA_LCD_G2, 14U) | \
+ PIN_AFIO_AF(GPIOA_ACP_RST, 0U))
+#define VAL_GPIOA_AFRH (PIN_AFIO_AF(GPIOA_I2C3_SCL, 4U) | \
+ PIN_AFIO_AF(GPIOA_UART_TX, 7U) | \
+ PIN_AFIO_AF(GPIOA_UART_RX, 7U) | \
+ PIN_AFIO_AF(GPIOA_LCD_R4, 14U) | \
+ PIN_AFIO_AF(GPIOA_LCD_R5, 14U) | \
+ PIN_AFIO_AF(GPIOA_SWDIO, 0U) | \
+ PIN_AFIO_AF(GPIOA_SWCLK, 0U) | \
+ PIN_AFIO_AF(GPIOA_TP_INT, 0U))
/*
* GPIOB setup:
@@ -550,22 +550,22 @@
PIN_ODR_HIGH(GPIOB_OTG_HS_VBUS) | \
PIN_ODR_HIGH(GPIOB_OTG_HS_DM) | \
PIN_ODR_HIGH(GPIOB_OTG_HS_DP))
-#define VAL_GPIOB_AFRL (PIN_AFIO_AF(GPIOB_LCD_R3, 14) | \
- PIN_AFIO_AF(GPIOB_LCD_R6, 14) | \
- PIN_AFIO_AF(GPIOB_BOOT1, 0) | \
- PIN_AFIO_AF(GPIOB_SWO, 0) | \
- PIN_AFIO_AF(GPIOB_PIN4, 0) | \
- PIN_AFIO_AF(GPIOB_FMC_SDCKE1, 12) | \
- PIN_AFIO_AF(GPIOB_FMC_SDNE1, 12) | \
- PIN_AFIO_AF(GPIOB_PIN7, 0))
-#define VAL_GPIOB_AFRH (PIN_AFIO_AF(GPIOB_LCD_B6, 14) | \
- PIN_AFIO_AF(GPIOB_LCD_B7, 14) | \
- PIN_AFIO_AF(GPIOB_LCD_G4, 14) | \
- PIN_AFIO_AF(GPIOB_LCD_G5, 14) | \
- PIN_AFIO_AF(GPIOB_OTG_HS_ID, 12) | \
- PIN_AFIO_AF(GPIOB_OTG_HS_VBUS, 0) | \
- PIN_AFIO_AF(GPIOB_OTG_HS_DM, 12) | \
- PIN_AFIO_AF(GPIOB_OTG_HS_DP, 12))
+#define VAL_GPIOB_AFRL (PIN_AFIO_AF(GPIOB_LCD_R3, 14U) | \
+ PIN_AFIO_AF(GPIOB_LCD_R6, 14U) | \
+ PIN_AFIO_AF(GPIOB_BOOT1, 0U) | \
+ PIN_AFIO_AF(GPIOB_SWO, 0U) | \
+ PIN_AFIO_AF(GPIOB_PIN4, 0U) | \
+ PIN_AFIO_AF(GPIOB_FMC_SDCKE1, 12U) | \
+ PIN_AFIO_AF(GPIOB_FMC_SDNE1, 12U) | \
+ PIN_AFIO_AF(GPIOB_PIN7, 0U))
+#define VAL_GPIOB_AFRH (PIN_AFIO_AF(GPIOB_LCD_B6, 14U) | \
+ PIN_AFIO_AF(GPIOB_LCD_B7, 14U) | \
+ PIN_AFIO_AF(GPIOB_LCD_G4, 14U) | \
+ PIN_AFIO_AF(GPIOB_LCD_G5, 14U) | \
+ PIN_AFIO_AF(GPIOB_OTG_HS_ID, 12U) | \
+ PIN_AFIO_AF(GPIOB_OTG_HS_VBUS, 0U) | \
+ PIN_AFIO_AF(GPIOB_OTG_HS_DM, 12U) | \
+ PIN_AFIO_AF(GPIOB_OTG_HS_DP, 12U))
/*
* GPIOC setup:
@@ -667,22 +667,22 @@
PIN_ODR_HIGH(GPIOC_PIN13) | \
PIN_ODR_HIGH(GPIOC_OSC32_IN) | \
PIN_ODR_HIGH(GPIOC_OSC32_OUT))
-#define VAL_GPIOC_AFRL (PIN_AFIO_AF(GPIOC_FMC_SDNWE, 12) | \
- PIN_AFIO_AF(GPIOC_SPI5_MEMS_CS, 0) | \
- PIN_AFIO_AF(GPIOC_SPI5_LCD_CS, 0) | \
- PIN_AFIO_AF(GPIOC_PIN3, 0) | \
- PIN_AFIO_AF(GPIOC_OTG_HS_PSO, 0) | \
- PIN_AFIO_AF(GPIOC_OTG_HS_OC, 0) | \
- PIN_AFIO_AF(GPIOC_LCD_HSYNC, 14) | \
- PIN_AFIO_AF(GPIOC_LCD_G6, 14))
-#define VAL_GPIOC_AFRH (PIN_AFIO_AF(GPIOC_PIN8, 0) | \
- PIN_AFIO_AF(GPIOC_I2C3_SDA, 4) | \
- PIN_AFIO_AF(GPIOC_LCD_R2, 14) | \
- PIN_AFIO_AF(GPIOC_PIN11, 0) | \
- PIN_AFIO_AF(GPIOC_PIN12, 0) | \
- PIN_AFIO_AF(GPIOC_PIN13, 0) | \
- PIN_AFIO_AF(GPIOC_OSC32_IN, 0) | \
- PIN_AFIO_AF(GPIOC_OSC32_OUT, 0))
+#define VAL_GPIOC_AFRL (PIN_AFIO_AF(GPIOC_FMC_SDNWE, 12U) | \
+ PIN_AFIO_AF(GPIOC_SPI5_MEMS_CS, 0U) | \
+ PIN_AFIO_AF(GPIOC_SPI5_LCD_CS, 0U) | \
+ PIN_AFIO_AF(GPIOC_PIN3, 0U) | \
+ PIN_AFIO_AF(GPIOC_OTG_HS_PSO, 0U) | \
+ PIN_AFIO_AF(GPIOC_OTG_HS_OC, 0U) | \
+ PIN_AFIO_AF(GPIOC_LCD_HSYNC, 14U) | \
+ PIN_AFIO_AF(GPIOC_LCD_G6, 14U))
+#define VAL_GPIOC_AFRH (PIN_AFIO_AF(GPIOC_PIN8, 0U) | \
+ PIN_AFIO_AF(GPIOC_I2C3_SDA, 4U) | \
+ PIN_AFIO_AF(GPIOC_LCD_R2, 14U) | \
+ PIN_AFIO_AF(GPIOC_PIN11, 0U) | \
+ PIN_AFIO_AF(GPIOC_PIN12, 0U) | \
+ PIN_AFIO_AF(GPIOC_PIN13, 0U) | \
+ PIN_AFIO_AF(GPIOC_OSC32_IN, 0U) | \
+ PIN_AFIO_AF(GPIOC_OSC32_OUT, 0U))
/*
* GPIOD setup:
@@ -784,22 +784,22 @@
PIN_ODR_HIGH(GPIOD_LCD_WRX) | \
PIN_ODR_HIGH(GPIOD_FMC_D0) | \
PIN_ODR_HIGH(GPIOD_FMC_D1))
-#define VAL_GPIOD_AFRL (PIN_AFIO_AF(GPIOD_FMC_D2, 12) | \
- PIN_AFIO_AF(GPIOD_FMC_D3, 12) | \
- PIN_AFIO_AF(GPIOD_PIN2, 0) | \
- PIN_AFIO_AF(GPIOD_LCD_G7, 14) | \
- PIN_AFIO_AF(GPIOD_PIN4, 0) | \
- PIN_AFIO_AF(GPIOD_PIN5, 0) | \
- PIN_AFIO_AF(GPIOD_LCD_B2, 14) | \
- PIN_AFIO_AF(GPIOD_PIN7, 0))
-#define VAL_GPIOD_AFRH (PIN_AFIO_AF(GPIOD_FMC_D13, 12) | \
- PIN_AFIO_AF(GPIOD_FMC_D14, 12) | \
- PIN_AFIO_AF(GPIOD_FMC_D15, 12) | \
- PIN_AFIO_AF(GPIOD_LCD_TE, 0) | \
- PIN_AFIO_AF(GPIOD_LCD_RDX, 0) | \
- PIN_AFIO_AF(GPIOD_LCD_WRX, 0) | \
- PIN_AFIO_AF(GPIOD_FMC_D0, 12) | \
- PIN_AFIO_AF(GPIOD_FMC_D1, 12))
+#define VAL_GPIOD_AFRL (PIN_AFIO_AF(GPIOD_FMC_D2, 12U) | \
+ PIN_AFIO_AF(GPIOD_FMC_D3, 12U) | \
+ PIN_AFIO_AF(GPIOD_PIN2, 0U) | \
+ PIN_AFIO_AF(GPIOD_LCD_G7, 14U) | \
+ PIN_AFIO_AF(GPIOD_PIN4, 0U) | \
+ PIN_AFIO_AF(GPIOD_PIN5, 0U) | \
+ PIN_AFIO_AF(GPIOD_LCD_B2, 14U) | \
+ PIN_AFIO_AF(GPIOD_PIN7, 0U))
+#define VAL_GPIOD_AFRH (PIN_AFIO_AF(GPIOD_FMC_D13, 12U) | \
+ PIN_AFIO_AF(GPIOD_FMC_D14, 12U) | \
+ PIN_AFIO_AF(GPIOD_FMC_D15, 12U) | \
+ PIN_AFIO_AF(GPIOD_LCD_TE, 0U) | \
+ PIN_AFIO_AF(GPIOD_LCD_RDX, 0U) | \
+ PIN_AFIO_AF(GPIOD_LCD_WRX, 0U) | \
+ PIN_AFIO_AF(GPIOD_FMC_D0, 12U) | \
+ PIN_AFIO_AF(GPIOD_FMC_D1, 12U))
/*
* GPIOE setup:
@@ -901,22 +901,22 @@
PIN_ODR_HIGH(GPIOE_FMC_D10) | \
PIN_ODR_HIGH(GPIOE_FMC_D11) | \
PIN_ODR_HIGH(GPIOE_FMC_D12))
-#define VAL_GPIOE_AFRL (PIN_AFIO_AF(GPIOE_FMC_NBL0, 12) | \
- PIN_AFIO_AF(GPIOE_FMC_NBL1, 12) | \
- PIN_AFIO_AF(GPIOE_PIN2, 0) | \
- PIN_AFIO_AF(GPIOE_PIN3, 0) | \
- PIN_AFIO_AF(GPIOE_PIN4, 0) | \
- PIN_AFIO_AF(GPIOE_PIN5, 0) | \
- PIN_AFIO_AF(GPIOE_PIN6, 0) | \
- PIN_AFIO_AF(GPIOE_FMC_D4, 12))
-#define VAL_GPIOE_AFRH (PIN_AFIO_AF(GPIOE_FMC_D5, 12) | \
- PIN_AFIO_AF(GPIOE_FMC_D6, 12) | \
- PIN_AFIO_AF(GPIOE_FMC_D7, 12) | \
- PIN_AFIO_AF(GPIOE_FMC_D8, 12) | \
- PIN_AFIO_AF(GPIOE_FMC_D9, 12) | \
- PIN_AFIO_AF(GPIOE_FMC_D10, 12) | \
- PIN_AFIO_AF(GPIOE_FMC_D11, 12) | \
- PIN_AFIO_AF(GPIOE_FMC_D12, 12))
+#define VAL_GPIOE_AFRL (PIN_AFIO_AF(GPIOE_FMC_NBL0, 12U) | \
+ PIN_AFIO_AF(GPIOE_FMC_NBL1, 12U) | \
+ PIN_AFIO_AF(GPIOE_PIN2, 0U) | \
+ PIN_AFIO_AF(GPIOE_PIN3, 0U) | \
+ PIN_AFIO_AF(GPIOE_PIN4, 0U) | \
+ PIN_AFIO_AF(GPIOE_PIN5, 0U) | \
+ PIN_AFIO_AF(GPIOE_PIN6, 0U) | \
+ PIN_AFIO_AF(GPIOE_FMC_D4, 12U))
+#define VAL_GPIOE_AFRH (PIN_AFIO_AF(GPIOE_FMC_D5, 12U) | \
+ PIN_AFIO_AF(GPIOE_FMC_D6, 12U) | \
+ PIN_AFIO_AF(GPIOE_FMC_D7, 12U) | \
+ PIN_AFIO_AF(GPIOE_FMC_D8, 12U) | \
+ PIN_AFIO_AF(GPIOE_FMC_D9, 12U) | \
+ PIN_AFIO_AF(GPIOE_FMC_D10, 12U) | \
+ PIN_AFIO_AF(GPIOE_FMC_D11, 12U) | \
+ PIN_AFIO_AF(GPIOE_FMC_D12, 12U))
/*
* GPIOF setup:
@@ -1018,22 +1018,22 @@
PIN_ODR_HIGH(GPIOF_FMC_A7) | \
PIN_ODR_HIGH(GPIOF_FMC_A8) | \
PIN_ODR_HIGH(GPIOF_FMC_A9))
-#define VAL_GPIOF_AFRL (PIN_AFIO_AF(GPIOF_FMC_A0, 12) | \
- PIN_AFIO_AF(GPIOF_FMC_A1, 12) | \
- PIN_AFIO_AF(GPIOF_FMC_A2, 12) | \
- PIN_AFIO_AF(GPIOF_FMC_A3, 12) | \
- PIN_AFIO_AF(GPIOF_FMC_A4, 12) | \
- PIN_AFIO_AF(GPIOF_FMC_A5, 12) | \
- PIN_AFIO_AF(GPIOF_PIN6, 0) | \
- PIN_AFIO_AF(GPIOF_LCD_DCX, 5))
-#define VAL_GPIOF_AFRH (PIN_AFIO_AF(GPIOF_SPI5_MISO, 5) | \
- PIN_AFIO_AF(GPIOF_SPI5_MOSI, 5) | \
- PIN_AFIO_AF(GPIOF_LCD_DE, 14) | \
- PIN_AFIO_AF(GPIOF_FMC_SDNRAS, 12) | \
- PIN_AFIO_AF(GPIOF_FMC_A6, 12) | \
- PIN_AFIO_AF(GPIOF_FMC_A7, 12) | \
- PIN_AFIO_AF(GPIOF_FMC_A8, 12) | \
- PIN_AFIO_AF(GPIOF_FMC_A9, 12))
+#define VAL_GPIOF_AFRL (PIN_AFIO_AF(GPIOF_FMC_A0, 12U) | \
+ PIN_AFIO_AF(GPIOF_FMC_A1, 12U) | \
+ PIN_AFIO_AF(GPIOF_FMC_A2, 12U) | \
+ PIN_AFIO_AF(GPIOF_FMC_A3, 12U) | \
+ PIN_AFIO_AF(GPIOF_FMC_A4, 12U) | \
+ PIN_AFIO_AF(GPIOF_FMC_A5, 12U) | \
+ PIN_AFIO_AF(GPIOF_PIN6, 0U) | \
+ PIN_AFIO_AF(GPIOF_LCD_DCX, 5U))
+#define VAL_GPIOF_AFRH (PIN_AFIO_AF(GPIOF_SPI5_MISO, 5U) | \
+ PIN_AFIO_AF(GPIOF_SPI5_MOSI, 5U) | \
+ PIN_AFIO_AF(GPIOF_LCD_DE, 14U) | \
+ PIN_AFIO_AF(GPIOF_FMC_SDNRAS, 12U) | \
+ PIN_AFIO_AF(GPIOF_FMC_A6, 12U) | \
+ PIN_AFIO_AF(GPIOF_FMC_A7, 12U) | \
+ PIN_AFIO_AF(GPIOF_FMC_A8, 12U) | \
+ PIN_AFIO_AF(GPIOF_FMC_A9, 12U))
/*
* GPIOG setup:
@@ -1135,22 +1135,22 @@
PIN_ODR_LOW(GPIOG_LED3_GREEN) | \
PIN_ODR_LOW(GPIOG_LED4_RED) | \
PIN_ODR_HIGH(GPIOG_FMC_SDNCAS))
-#define VAL_GPIOG_AFRL (PIN_AFIO_AF(GPIOG_FMC_A10, 12) | \
- PIN_AFIO_AF(GPIOG_FMC_A11, 12) | \
- PIN_AFIO_AF(GPIOG_PIN2, 0) | \
- PIN_AFIO_AF(GPIOG_PIN3, 0) | \
- PIN_AFIO_AF(GPIOG_FMC_BA0, 12) | \
- PIN_AFIO_AF(GPIOG_FMC_BA1, 12) | \
- PIN_AFIO_AF(GPIOG_LCD_R7, 14) | \
- PIN_AFIO_AF(GPIOG_LCD_CLK, 14))
-#define VAL_GPIOG_AFRH (PIN_AFIO_AF(GPIOG_FMC_SDCLK, 12) | \
- PIN_AFIO_AF(GPIOG_PIN9, 0) | \
- PIN_AFIO_AF(GPIOG_LCD_G3, 14) | \
- PIN_AFIO_AF(GPIOG_LCD_B3, 14) | \
- PIN_AFIO_AF(GPIOG_LCD_B4, 14) | \
- PIN_AFIO_AF(GPIOG_LED3_GREEN, 0) | \
- PIN_AFIO_AF(GPIOG_LED4_RED, 0) | \
- PIN_AFIO_AF(GPIOG_FMC_SDNCAS, 12))
+#define VAL_GPIOG_AFRL (PIN_AFIO_AF(GPIOG_FMC_A10, 12U) | \
+ PIN_AFIO_AF(GPIOG_FMC_A11, 12U) | \
+ PIN_AFIO_AF(GPIOG_PIN2, 0U) | \
+ PIN_AFIO_AF(GPIOG_PIN3, 0U) | \
+ PIN_AFIO_AF(GPIOG_FMC_BA0, 12U) | \
+ PIN_AFIO_AF(GPIOG_FMC_BA1, 12U) | \
+ PIN_AFIO_AF(GPIOG_LCD_R7, 14U) | \
+ PIN_AFIO_AF(GPIOG_LCD_CLK, 14U))
+#define VAL_GPIOG_AFRH (PIN_AFIO_AF(GPIOG_FMC_SDCLK, 12U) | \
+ PIN_AFIO_AF(GPIOG_PIN9, 0U) | \
+ PIN_AFIO_AF(GPIOG_LCD_G3, 14U) | \
+ PIN_AFIO_AF(GPIOG_LCD_B3, 14U) | \
+ PIN_AFIO_AF(GPIOG_LCD_B4, 14U) | \
+ PIN_AFIO_AF(GPIOG_LED3_GREEN, 0U) | \
+ PIN_AFIO_AF(GPIOG_LED4_RED, 0U) | \
+ PIN_AFIO_AF(GPIOG_FMC_SDNCAS, 12U))
/*
* GPIOH setup:
@@ -1252,22 +1252,22 @@
PIN_ODR_HIGH(GPIOH_PIN13) | \
PIN_ODR_HIGH(GPIOH_PIN14) | \
PIN_ODR_HIGH(GPIOH_PIN15))
-#define VAL_GPIOH_AFRL (PIN_AFIO_AF(GPIOH_OSC_IN, 0) | \
- PIN_AFIO_AF(GPIOH_OSC_OUT, 0) | \
- PIN_AFIO_AF(GPIOH_PIN2, 0) | \
- PIN_AFIO_AF(GPIOH_PIN3, 0) | \
- PIN_AFIO_AF(GPIOH_PIN4, 0) | \
- PIN_AFIO_AF(GPIOH_PIN5, 0) | \
- PIN_AFIO_AF(GPIOH_PIN6, 0) | \
- PIN_AFIO_AF(GPIOH_PIN7, 0))
-#define VAL_GPIOH_AFRH (PIN_AFIO_AF(GPIOH_PIN8, 0) | \
- PIN_AFIO_AF(GPIOH_PIN9, 0) | \
- PIN_AFIO_AF(GPIOH_PIN10, 0) | \
- PIN_AFIO_AF(GPIOH_PIN11, 0) | \
- PIN_AFIO_AF(GPIOH_PIN12, 0) | \
- PIN_AFIO_AF(GPIOH_PIN13, 0) | \
- PIN_AFIO_AF(GPIOH_PIN14, 0) | \
- PIN_AFIO_AF(GPIOH_PIN15, 0))
+#define VAL_GPIOH_AFRL (PIN_AFIO_AF(GPIOH_OSC_IN, 0U) | \
+ PIN_AFIO_AF(GPIOH_OSC_OUT, 0U) | \
+ PIN_AFIO_AF(GPIOH_PIN2, 0U) | \
+ PIN_AFIO_AF(GPIOH_PIN3, 0U) | \
+ PIN_AFIO_AF(GPIOH_PIN4, 0U) | \
+ PIN_AFIO_AF(GPIOH_PIN5, 0U) | \
+ PIN_AFIO_AF(GPIOH_PIN6, 0U) | \
+ PIN_AFIO_AF(GPIOH_PIN7, 0U))
+#define VAL_GPIOH_AFRH (PIN_AFIO_AF(GPIOH_PIN8, 0U) | \
+ PIN_AFIO_AF(GPIOH_PIN9, 0U) | \
+ PIN_AFIO_AF(GPIOH_PIN10, 0U) | \
+ PIN_AFIO_AF(GPIOH_PIN11, 0U) | \
+ PIN_AFIO_AF(GPIOH_PIN12, 0U) | \
+ PIN_AFIO_AF(GPIOH_PIN13, 0U) | \
+ PIN_AFIO_AF(GPIOH_PIN14, 0U) | \
+ PIN_AFIO_AF(GPIOH_PIN15, 0U))
/*
* GPIOI setup:
@@ -1369,22 +1369,22 @@
PIN_ODR_HIGH(GPIOI_PIN13) | \
PIN_ODR_HIGH(GPIOI_PIN14) | \
PIN_ODR_HIGH(GPIOI_PIN15))
-#define VAL_GPIOI_AFRL (PIN_AFIO_AF(GPIOI_PIN0, 0) | \
- PIN_AFIO_AF(GPIOI_PIN1, 0) | \
- PIN_AFIO_AF(GPIOI_PIN2, 0) | \
- PIN_AFIO_AF(GPIOI_PIN3, 0) | \
- PIN_AFIO_AF(GPIOI_PIN4, 0) | \
- PIN_AFIO_AF(GPIOI_PIN5, 0) | \
- PIN_AFIO_AF(GPIOI_PIN6, 0) | \
- PIN_AFIO_AF(GPIOI_PIN7, 0))
-#define VAL_GPIOI_AFRH (PIN_AFIO_AF(GPIOI_PIN8, 0) | \
- PIN_AFIO_AF(GPIOI_PIN9, 0) | \
- PIN_AFIO_AF(GPIOI_PIN10, 0) | \
- PIN_AFIO_AF(GPIOI_PIN11, 0) | \
- PIN_AFIO_AF(GPIOI_PIN12, 0) | \
- PIN_AFIO_AF(GPIOI_PIN13, 0) | \
- PIN_AFIO_AF(GPIOI_PIN14, 0) | \
- PIN_AFIO_AF(GPIOI_PIN15, 0))
+#define VAL_GPIOI_AFRL (PIN_AFIO_AF(GPIOI_PIN0, 0U) | \
+ PIN_AFIO_AF(GPIOI_PIN1, 0U) | \
+ PIN_AFIO_AF(GPIOI_PIN2, 0U) | \
+ PIN_AFIO_AF(GPIOI_PIN3, 0U) | \
+ PIN_AFIO_AF(GPIOI_PIN4, 0U) | \
+ PIN_AFIO_AF(GPIOI_PIN5, 0U) | \
+ PIN_AFIO_AF(GPIOI_PIN6, 0U) | \
+ PIN_AFIO_AF(GPIOI_PIN7, 0U))
+#define VAL_GPIOI_AFRH (PIN_AFIO_AF(GPIOI_PIN8, 0U) | \
+ PIN_AFIO_AF(GPIOI_PIN9, 0U) | \
+ PIN_AFIO_AF(GPIOI_PIN10, 0U) | \
+ PIN_AFIO_AF(GPIOI_PIN11, 0U) | \
+ PIN_AFIO_AF(GPIOI_PIN12, 0U) | \
+ PIN_AFIO_AF(GPIOI_PIN13, 0U) | \
+ PIN_AFIO_AF(GPIOI_PIN14, 0U) | \
+ PIN_AFIO_AF(GPIOI_PIN15, 0U))
#if !defined(_FROM_ASM_)
@@ -1397,4 +1397,4 @@ extern "C" {
#endif
#endif /* _FROM_ASM_ */
-#endif /* _BOARD_H_ */
+#endif /* BOARD_H */
diff --git a/os/hal/boards/ST_STM32F429I_DISCOVERY/board.mk b/os/hal/boards/ST_STM32F429I_DISCOVERY/board.mk
index f927cbb71..593a256c8 100644
--- a/os/hal/boards/ST_STM32F429I_DISCOVERY/board.mk
+++ b/os/hal/boards/ST_STM32F429I_DISCOVERY/board.mk
@@ -1,5 +1,5 @@
# List of all the board related files.
-BOARDSRC = ${CHIBIOS}/os/hal/boards/ST_STM32F429I_DISCOVERY/board.c
+BOARDSRC = $(CHIBIOS)/os/hal/boards/ST_STM32F429I_DISCOVERY/board.c
# Required include directories
-BOARDINC = ${CHIBIOS}/os/hal/boards/ST_STM32F429I_DISCOVERY
+BOARDINC = $(CHIBIOS)/os/hal/boards/ST_STM32F429I_DISCOVERY