From f53956784b24a420c6792492213c6e9e04f8a0f9 Mon Sep 17 00:00:00 2001 From: Giovanni Di Sirio Date: Fri, 24 Aug 2018 15:32:50 +0000 Subject: git-svn-id: svn://svn.code.sf.net/p/chibios/svn/trunk@12213 110e8d01-0319-4d1e-a829-52ad28d1bb01 --- os/hal/boards/ST_NUCLEO144_L4R5ZI/board.h | 2457 ++++++++++----------- os/hal/boards/ST_NUCLEO144_L4R5ZI/cfg/board.chcfg | 1902 ++++------------ 2 files changed, 1562 insertions(+), 2797 deletions(-) (limited to 'os/hal/boards') diff --git a/os/hal/boards/ST_NUCLEO144_L4R5ZI/board.h b/os/hal/boards/ST_NUCLEO144_L4R5ZI/board.h index 413749955..09854553f 100644 --- a/os/hal/boards/ST_NUCLEO144_L4R5ZI/board.h +++ b/os/hal/boards/ST_NUCLEO144_L4R5ZI/board.h @@ -39,6 +39,7 @@ /* * Board oscillators-related settings. * NOTE: LSE not fitted. + * NOTE: HSE not fitted. */ #if !defined(STM32_LSECLK) #define STM32_LSECLK 0U @@ -47,11 +48,9 @@ #define STM32_LSEDRV (3U << 3U) #if !defined(STM32_HSECLK) -#define STM32_HSECLK 8000000U +#define STM32_HSECLK 0U #endif -#define STM32_HSE_BYPASS - /* * Board voltages. * Required for performance limits calculation. @@ -66,21 +65,14 @@ /* * IO pins assignments. */ -#define GPIOA_ZIO_D32 0U -#define GPIOA_TIM2_CH1 0U +#define GPIOA_PIN0 0U #define GPIOA_PIN1 1U #define GPIOA_PIN2 2U -#define GPIOA_ARD_A0 3U -#define GPIOA_ADC123_IN3 3U -#define GPIOA_ZIO_D24 4U -#define GPIOA_SPI3_NSS 4U -#define GPIOA_ARD_D13 5U -#define GPIOA_SPI1_SCK 5U -#define GPIOA_ARD_D12 6U -#define GPIOA_SPI1_MISO 6U -#define GPIOA_ARD_D11 7U -#define GPIOA_SPI1_MOSI 7U -#define GPIOA_ZIO_D71 7U +#define GPIOA_PIN3 3U +#define GPIOA_PIN4 4U +#define GPIOA_PIN5 5U +#define GPIOA_PIN6 6U +#define GPIOA_PIN7 7U #define GPIOA_USB_SOF 8U #define GPIOA_USB_VBUS 9U #define GPIOA_USB_ID 10U @@ -88,180 +80,115 @@ #define GPIOA_USB_DP 12U #define GPIOA_SWDIO 13U #define GPIOA_SWCLK 14U -#define GPIOA_ZIO_D20 15U -#define GPIOA_I2S3_WS 15U +#define GPIOA_PIN15 15U -#define GPIOB_ZIO_D33 0U -#define GPIOB_TIM3_CH3 0U -#define GPIOB_LED1 0U -#define GPIOB_ZIO_A6 1U -#define GPIOB_ADC12_IN9 1U -#define GPIOB_ZIO_D27 2U -#define GPIOB_QUADSPI_CLK 2U -#define GPIOB_ZIO_D23 3U -#define GPIOB_I2S3_CK 3U -#define GPIOB_ZIO_D25 4U -#define GPIOB_SPI3_MISO 4U -#define GPIOB_ZIO_D22 5U -#define GPIOB_I2S3_SD 5U -#define GPIOB_ZIO_D26 6U -#define GPIOB_QUADSPI_BK1_NCS 6U -#define GPIOB_LED2 7U -#define GPIOB_ARD_D15 8U -#define GPIOB_I2C1_SCL 8U -#define GPIOB_ARD_D14 9U -#define GPIOB_I2C1_SDA 9U -#define GPIOB_ZIO_D36 10U -#define GPIOB_TIM2_CH3 10U -#define GPIOB_ZIO_D35 11U -#define GPIOB_TIM2_CH4 11U -#define GPIOB_ZIO_D19 12U -#define GPIOB_I2S2_WS 12U -#define GPIOB_ZIO_D18 13U -#define GPIOB_I2S2_CK 13U -#define GPIOB_LED3 14U -#define GPIOB_ZIO_D17 15U -#define GPIOB_I2S2_SD 15U +#define GPIOB_PIN0 0U +#define GPIOB_PIN1 1U +#define GPIOB_PIN2 2U +#define GPIOB_SWO 3U +#define GPIOB_PIN4 4U +#define GPIOB_PIN5 5U +#define GPIOB_PIN6 6U +#define GPIOB_LD2 7U +#define GPIOB_LED_BLUE 7U +#define GPIOB_PIN8 8U +#define GPIOB_PIN9 9U +#define GPIOB_PIN10 10U +#define GPIOB_PIN11 11U +#define GPIOB_PIN12 12U +#define GPIOB_PIN13 13U +#define GPIOB_LD3 14U +#define GPIOB_LED_RED 14U +#define GPIOB_PIN15 15U -#define GPIOC_ARD_A1 0U -#define GPIOC_ADC123_IN10 0U +#define GPIOC_PIN0 0U #define GPIOC_PIN1 1U -#define GPIOC_ZIO_A7 2U -#define GPIOC_ADC123_IN12 2U -#define GPIOC_ARD_A2 3U -#define GPIOC_ADC123_IN13 3U +#define GPIOC_PIN2 2U +#define GPIOC_PIN3 3U #define GPIOC_PIN4 4U #define GPIOC_PIN5 5U -#define GPIOC_ZIO_D16 6U -#define GPIOC_I2S2_MCK 6U -#define GPIOC_ZIO_D21 7U -#define GPIOC_I2S3_MCK 7U -#define GPIOC_ZIO_D43 8U -#define GPIOC_SDMMC_D0 8U -#define GPIOC_ZIO_D44 9U -#define GPIOC_SDMMC_D1 9U -#define GPIOC_ZIO_D45 10U -#define GPIOC_SDMMC_D2 10U -#define GPIOC_ZIO_D46 11U -#define GPIOC_SDMMC_D3 11U -#define GPIOC_ZIO_D47 12U -#define GPIOC_SDMMC_CK 12U -#define GPIOC_BUTTON 13U -#define GPIOC_OSC32_IN 14U -#define GPIOC_OSC32_OUT 15U +#define GPIOC_PIN6 6U +#define GPIOC_LD1 7U +#define GPIOC_LED_GREEN 7U +#define GPIOC_PIN8 8U +#define GPIOC_PIN9 9U +#define GPIOC_PIN10 10U +#define GPIOC_PIN11 11U +#define GPIOC_PIN12 12U +#define GPIOC_PIN13 13U +#define GPIOC_PIN14 14U +#define GPIOC_PIN15 15U -#define GPIOD_ZIO_D67 0U -#define GPIOD_CAN1_RX 0U -#define GPIOD_ZIO_D66 1U -#define GPIOD_CAN1_TX 1U -#define GPIOD_ZIO_D48 2U -#define GPIOD_SDMMC_CMD 2U -#define GPIOD_ZIO_D55 3U -#define GPIOD_USART2_CTS 3U -#define GPIOD_ZIO_D54 4U -#define GPIOD_USART2_RTS 4U -#define GPIOD_ZIO_D53 5U -#define GPIOD_USART2_TX 5U -#define GPIOD_ZIO_D52 6U -#define GPIOD_USART2_RX 6U -#define GPIOD_ZIO_D51 7U -#define GPIOD_USART2_SCLK 7U -#define GPIOD_USART3_RX 8U -#define GPIOD_STLK_RX 8U -#define GPIOD_USART3_TX 9U -#define GPIOD_STLK_TX 9U +#define GPIOD_PIN0 0U +#define GPIOD_PIN1 1U +#define GPIOD_PIN2 2U +#define GPIOD_PIN3 3U +#define GPIOD_PIN4 4U +#define GPIOD_PIN5 5U +#define GPIOD_PIN6 6U +#define GPIOD_PIN7 7U +#define GPIOD_PIN8 8U +#define GPIOD_PIN9 9U #define GPIOD_PIN10 10U -#define GPIOD_ZIO_D30 11U -#define GPIOD_QUADSPI_BK1_IO0 11U -#define GPIOD_ZIO_D29 12U -#define GPIOD_QUADSPI_BK1_IO1 12U -#define GPIOD_ZIO_D28 13U -#define GPIOD_QUADSPI_BK1_IO3 13U -#define GPIOD_ARD_D10 14U -#define GPIOD_SPI1_NSS 14U -#define GPIOD_ARD_D9 15U -#define GPIOD_TIM4_CH4 15U +#define GPIOD_PIN11 11U +#define GPIOD_PIN12 12U +#define GPIOD_PIN13 13U +#define GPIOD_PIN14 14U +#define GPIOD_PIN15 15U -#define GPIOE_ZIO_D34 0U -#define GPIOE_TIM4_ETR 0U +#define GPIOE_PIN0 0U #define GPIOE_PIN1 1U -#define GPIOE_ZIO_D31 2U -#define GPIOE_ZIO_D56 2U -#define GPIOE_QUADSPI_BK1_IO2 2U -#define GPIOE_ZIO_D60 3U -#define GPIOE_SAI1_SD_B 3U -#define GPIOE_ZIO_D57 4U -#define GPIOE_SAI1_FS_A 4U -#define GPIOE_ZIO_D58 5U -#define GPIOE_SAI1_SCK_A 5U -#define GPIOE_ZIO_D59 6U -#define GPIOE_SAI1_SD_A 6U -#define GPIOE_ZIO_D41 7U -#define GPIOE_TIM1_ETR 7U -#define GPIOE_ZIO_D42 8U -#define GPIOE_TIM1_CH1N 8U -#define GPIOE_ARD_D6 9U -#define GPIOE_TIM1_CH1 9U -#define GPIOE_ZIO_D40 10U -#define GPIOE_TIM1_CH2N 10U -#define GPIOE_ARD_D5 11U -#define GPIOE_TIM1_CH2 11U -#define GPIOE_ZIO_D39 12U -#define GPIOE_TIM1_CH3N 12U -#define GPIOE_ARD_D3 13U -#define GPIOE_TIM1_CH3 13U -#define GPIOE_ZIO_D38 14U -#define GPIOE_ZIO_D37 15U -#define GPIOE_TIM1_BKIN1 15U +#define GPIOE_PIN2 2U +#define GPIOE_PIN3 3U +#define GPIOE_PIN4 4U +#define GPIOE_PIN5 5U +#define GPIOE_PIN6 6U +#define GPIOE_PIN7 7U +#define GPIOE_PIN8 8U +#define GPIOE_PIN9 9U +#define GPIOE_PIN10 10U +#define GPIOE_PIN11 11U +#define GPIOE_PIN12 12U +#define GPIOE_PIN13 13U +#define GPIOE_PIN14 14U +#define GPIOE_PIN15 15U -#define GPIOF_ZIO_D68 0U -#define GPIOF_I2C2_SDA 0U -#define GPIOF_ZIO_D69 1U -#define GPIOF_I2C2_SCL 1U -#define GPIOF_ZIO_D70 2U -#define GPIOF_I2C2_SMBA 2U -#define GPIOF_ARD_A3 3U -#define GPIOF_ADC3_IN9 3U -#define GPIOF_ZIO_A8 4U -#define GPIOF_ADC3_IN14 4U -#define GPIOF_ARD_A4 5U -#define GPIOF_ADC3_IN15 5U +#define GPIOF_PIN0 0U +#define GPIOF_PIN1 1U +#define GPIOF_PIN2 2U +#define GPIOF_PIN3 3U +#define GPIOF_PIN4 4U +#define GPIOF_PIN5 5U #define GPIOF_PIN6 6U -#define GPIOF_ZIO_D62 7U -#define GPIOF_SAI1_MCLK_B 7U -#define GPIOF_ZIO_D61 8U -#define GPIOF_SAI1_SCK_B 8U -#define GPIOF_ZIO_D63 9U -#define GPIOF_SAI1_FS_B 9U -#define GPIOF_ARD_A5 10U -#define GPIOF_ADC3_IN8 10U +#define GPIOF_PIN7 7U +#define GPIOF_PIN8 8U +#define GPIOF_PIN9 9U +#define GPIOF_PIN10 10U #define GPIOF_PIN11 11U -#define GPIOF_ARD_D8 12U -#define GPIOF_ARD_D7 13U -#define GPIOF_ARD_D4 14U -#define GPIOF_ARD_D2 15U +#define GPIOF_PIN12 12U +#define GPIOF_PIN13 13U +#define GPIOF_PIN14 14U +#define GPIOF_PIN15 15U -#define GPIOG_ZIO_D65 0U -#define GPIOG_ZIO_D64 1U -#define GPIOG_ZIO_D49 2U -#define GPIOG_ZIO_D50 3U +#define GPIOG_PIN0 0U +#define GPIOG_PIN1 1U +#define GPIOG_PIN2 2U +#define GPIOG_PIN3 3U #define GPIOG_PIN4 4U -#define GPIOG_PIN5 5U -#define GPIOG_USB_GPIO_OUT 6U -#define GPIOG_USB_GPIO_IN 7U -#define GPIOG_PIN8 8U -#define GPIOG_ARD_D0 9U -#define GPIOG_USART6_RX 9U +#define GPIOG_USB_OVER_CURRENT 5U +#define GPIOG_USB_POWER_SWITCH_ON 6U +#define GPIOG_LPUART1_TX 7U +#define GPIOG_LPUART1_RX 8U +#define GPIOG_PIN9 9U #define GPIOG_PIN10 10U #define GPIOG_PIN11 11U #define GPIOG_PIN12 12U #define GPIOG_PIN13 13U -#define GPIOG_ARD_D1 14U -#define GPIOG_USART6_TX 14U +#define GPIOG_PIN14 14U #define GPIOG_PIN15 15U -#define GPIOH_OSC_IN 0U -#define GPIOH_OSC_OUT 1U +#define GPIOH_PIN0 0U +#define GPIOH_PIN1 1U #define GPIOH_PIN2 2U #define GPIOH_PIN3 3U #define GPIOH_PIN4 4U @@ -297,19 +224,6 @@ /* * IO lines assignments. */ -#define LINE_ZIO_D32 PAL_LINE(GPIOA, 0U) -#define LINE_TIM2_CH1 PAL_LINE(GPIOA, 0U) -#define LINE_ARD_A0 PAL_LINE(GPIOA, 3U) -#define LINE_ADC123_IN3 PAL_LINE(GPIOA, 3U) -#define LINE_ZIO_D24 PAL_LINE(GPIOA, 4U) -#define LINE_SPI3_NSS PAL_LINE(GPIOA, 4U) -#define LINE_ARD_D13 PAL_LINE(GPIOA, 5U) -#define LINE_SPI1_SCK PAL_LINE(GPIOA, 5U) -#define LINE_ARD_D12 PAL_LINE(GPIOA, 6U) -#define LINE_SPI1_MISO PAL_LINE(GPIOA, 6U) -#define LINE_ARD_D11 PAL_LINE(GPIOA, 7U) -#define LINE_SPI1_MOSI PAL_LINE(GPIOA, 7U) -#define LINE_ZIO_D71 PAL_LINE(GPIOA, 7U) #define LINE_USB_SOF PAL_LINE(GPIOA, 8U) #define LINE_USB_VBUS PAL_LINE(GPIOA, 9U) #define LINE_USB_ID PAL_LINE(GPIOA, 10U) @@ -317,158 +231,17 @@ #define LINE_USB_DP PAL_LINE(GPIOA, 12U) #define LINE_SWDIO PAL_LINE(GPIOA, 13U) #define LINE_SWCLK PAL_LINE(GPIOA, 14U) -#define LINE_ZIO_D20 PAL_LINE(GPIOA, 15U) -#define LINE_I2S3_WS PAL_LINE(GPIOA, 15U) -#define LINE_ZIO_D33 PAL_LINE(GPIOB, 0U) -#define LINE_TIM3_CH3 PAL_LINE(GPIOB, 0U) -#define LINE_LED1 PAL_LINE(GPIOB, 0U) -#define LINE_ZIO_A6 PAL_LINE(GPIOB, 1U) -#define LINE_ADC12_IN9 PAL_LINE(GPIOB, 1U) -#define LINE_ZIO_D27 PAL_LINE(GPIOB, 2U) -#define LINE_QUADSPI_CLK PAL_LINE(GPIOB, 2U) -#define LINE_ZIO_D23 PAL_LINE(GPIOB, 3U) -#define LINE_I2S3_CK PAL_LINE(GPIOB, 3U) -#define LINE_ZIO_D25 PAL_LINE(GPIOB, 4U) -#define LINE_SPI3_MISO PAL_LINE(GPIOB, 4U) -#define LINE_ZIO_D22 PAL_LINE(GPIOB, 5U) -#define LINE_I2S3_SD PAL_LINE(GPIOB, 5U) -#define LINE_ZIO_D26 PAL_LINE(GPIOB, 6U) -#define LINE_QUADSPI_BK1_NCS PAL_LINE(GPIOB, 6U) -#define LINE_LED2 PAL_LINE(GPIOB, 7U) -#define LINE_ARD_D15 PAL_LINE(GPIOB, 8U) -#define LINE_I2C1_SCL PAL_LINE(GPIOB, 8U) -#define LINE_ARD_D14 PAL_LINE(GPIOB, 9U) -#define LINE_I2C1_SDA PAL_LINE(GPIOB, 9U) -#define LINE_ZIO_D36 PAL_LINE(GPIOB, 10U) -#define LINE_TIM2_CH3 PAL_LINE(GPIOB, 10U) -#define LINE_ZIO_D35 PAL_LINE(GPIOB, 11U) -#define LINE_TIM2_CH4 PAL_LINE(GPIOB, 11U) -#define LINE_ZIO_D19 PAL_LINE(GPIOB, 12U) -#define LINE_I2S2_WS PAL_LINE(GPIOB, 12U) -#define LINE_ZIO_D18 PAL_LINE(GPIOB, 13U) -#define LINE_I2S2_CK PAL_LINE(GPIOB, 13U) -#define LINE_LED3 PAL_LINE(GPIOB, 14U) -#define LINE_ZIO_D17 PAL_LINE(GPIOB, 15U) -#define LINE_I2S2_SD PAL_LINE(GPIOB, 15U) -#define LINE_ARD_A1 PAL_LINE(GPIOC, 0U) -#define LINE_ADC123_IN10 PAL_LINE(GPIOC, 0U) -#define LINE_ZIO_A7 PAL_LINE(GPIOC, 2U) -#define LINE_ADC123_IN12 PAL_LINE(GPIOC, 2U) -#define LINE_ARD_A2 PAL_LINE(GPIOC, 3U) -#define LINE_ADC123_IN13 PAL_LINE(GPIOC, 3U) -#define LINE_ZIO_D16 PAL_LINE(GPIOC, 6U) -#define LINE_I2S2_MCK PAL_LINE(GPIOC, 6U) -#define LINE_ZIO_D21 PAL_LINE(GPIOC, 7U) -#define LINE_I2S3_MCK PAL_LINE(GPIOC, 7U) -#define LINE_ZIO_D43 PAL_LINE(GPIOC, 8U) -#define LINE_SDMMC_D0 PAL_LINE(GPIOC, 8U) -#define LINE_ZIO_D44 PAL_LINE(GPIOC, 9U) -#define LINE_SDMMC_D1 PAL_LINE(GPIOC, 9U) -#define LINE_ZIO_D45 PAL_LINE(GPIOC, 10U) -#define LINE_SDMMC_D2 PAL_LINE(GPIOC, 10U) -#define LINE_ZIO_D46 PAL_LINE(GPIOC, 11U) -#define LINE_SDMMC_D3 PAL_LINE(GPIOC, 11U) -#define LINE_ZIO_D47 PAL_LINE(GPIOC, 12U) -#define LINE_SDMMC_CK PAL_LINE(GPIOC, 12U) -#define LINE_BUTTON PAL_LINE(GPIOC, 13U) -#define LINE_OSC32_IN PAL_LINE(GPIOC, 14U) -#define LINE_OSC32_OUT PAL_LINE(GPIOC, 15U) -#define LINE_ZIO_D67 PAL_LINE(GPIOD, 0U) -#define LINE_CAN1_RX PAL_LINE(GPIOD, 0U) -#define LINE_ZIO_D66 PAL_LINE(GPIOD, 1U) -#define LINE_CAN1_TX PAL_LINE(GPIOD, 1U) -#define LINE_ZIO_D48 PAL_LINE(GPIOD, 2U) -#define LINE_SDMMC_CMD PAL_LINE(GPIOD, 2U) -#define LINE_ZIO_D55 PAL_LINE(GPIOD, 3U) -#define LINE_USART2_CTS PAL_LINE(GPIOD, 3U) -#define LINE_ZIO_D54 PAL_LINE(GPIOD, 4U) -#define LINE_USART2_RTS PAL_LINE(GPIOD, 4U) -#define LINE_ZIO_D53 PAL_LINE(GPIOD, 5U) -#define LINE_USART2_TX PAL_LINE(GPIOD, 5U) -#define LINE_ZIO_D52 PAL_LINE(GPIOD, 6U) -#define LINE_USART2_RX PAL_LINE(GPIOD, 6U) -#define LINE_ZIO_D51 PAL_LINE(GPIOD, 7U) -#define LINE_USART2_SCLK PAL_LINE(GPIOD, 7U) -#define LINE_USART3_RX PAL_LINE(GPIOD, 8U) -#define LINE_STLK_RX PAL_LINE(GPIOD, 8U) -#define LINE_USART3_TX PAL_LINE(GPIOD, 9U) -#define LINE_STLK_TX PAL_LINE(GPIOD, 9U) -#define LINE_ZIO_D30 PAL_LINE(GPIOD, 11U) -#define LINE_QUADSPI_BK1_IO0 PAL_LINE(GPIOD, 11U) -#define LINE_ZIO_D29 PAL_LINE(GPIOD, 12U) -#define LINE_QUADSPI_BK1_IO1 PAL_LINE(GPIOD, 12U) -#define LINE_ZIO_D28 PAL_LINE(GPIOD, 13U) -#define LINE_QUADSPI_BK1_IO3 PAL_LINE(GPIOD, 13U) -#define LINE_ARD_D10 PAL_LINE(GPIOD, 14U) -#define LINE_SPI1_NSS PAL_LINE(GPIOD, 14U) -#define LINE_ARD_D9 PAL_LINE(GPIOD, 15U) -#define LINE_TIM4_CH4 PAL_LINE(GPIOD, 15U) -#define LINE_ZIO_D34 PAL_LINE(GPIOE, 0U) -#define LINE_TIM4_ETR PAL_LINE(GPIOE, 0U) -#define LINE_ZIO_D31 PAL_LINE(GPIOE, 2U) -#define LINE_ZIO_D56 PAL_LINE(GPIOE, 2U) -#define LINE_QUADSPI_BK1_IO2 PAL_LINE(GPIOE, 2U) -#define LINE_ZIO_D60 PAL_LINE(GPIOE, 3U) -#define LINE_SAI1_SD_B PAL_LINE(GPIOE, 3U) -#define LINE_ZIO_D57 PAL_LINE(GPIOE, 4U) -#define LINE_SAI1_FS_A PAL_LINE(GPIOE, 4U) -#define LINE_ZIO_D58 PAL_LINE(GPIOE, 5U) -#define LINE_SAI1_SCK_A PAL_LINE(GPIOE, 5U) -#define LINE_ZIO_D59 PAL_LINE(GPIOE, 6U) -#define LINE_SAI1_SD_A PAL_LINE(GPIOE, 6U) -#define LINE_ZIO_D41 PAL_LINE(GPIOE, 7U) -#define LINE_TIM1_ETR PAL_LINE(GPIOE, 7U) -#define LINE_ZIO_D42 PAL_LINE(GPIOE, 8U) -#define LINE_TIM1_CH1N PAL_LINE(GPIOE, 8U) -#define LINE_ARD_D6 PAL_LINE(GPIOE, 9U) -#define LINE_TIM1_CH1 PAL_LINE(GPIOE, 9U) -#define LINE_ZIO_D40 PAL_LINE(GPIOE, 10U) -#define LINE_TIM1_CH2N PAL_LINE(GPIOE, 10U) -#define LINE_ARD_D5 PAL_LINE(GPIOE, 11U) -#define LINE_TIM1_CH2 PAL_LINE(GPIOE, 11U) -#define LINE_ZIO_D39 PAL_LINE(GPIOE, 12U) -#define LINE_TIM1_CH3N PAL_LINE(GPIOE, 12U) -#define LINE_ARD_D3 PAL_LINE(GPIOE, 13U) -#define LINE_TIM1_CH3 PAL_LINE(GPIOE, 13U) -#define LINE_ZIO_D38 PAL_LINE(GPIOE, 14U) -#define LINE_ZIO_D37 PAL_LINE(GPIOE, 15U) -#define LINE_TIM1_BKIN1 PAL_LINE(GPIOE, 15U) -#define LINE_ZIO_D68 PAL_LINE(GPIOF, 0U) -#define LINE_I2C2_SDA PAL_LINE(GPIOF, 0U) -#define LINE_ZIO_D69 PAL_LINE(GPIOF, 1U) -#define LINE_I2C2_SCL PAL_LINE(GPIOF, 1U) -#define LINE_ZIO_D70 PAL_LINE(GPIOF, 2U) -#define LINE_I2C2_SMBA PAL_LINE(GPIOF, 2U) -#define LINE_ARD_A3 PAL_LINE(GPIOF, 3U) -#define LINE_ADC3_IN9 PAL_LINE(GPIOF, 3U) -#define LINE_ZIO_A8 PAL_LINE(GPIOF, 4U) -#define LINE_ADC3_IN14 PAL_LINE(GPIOF, 4U) -#define LINE_ARD_A4 PAL_LINE(GPIOF, 5U) -#define LINE_ADC3_IN15 PAL_LINE(GPIOF, 5U) -#define LINE_ZIO_D62 PAL_LINE(GPIOF, 7U) -#define LINE_SAI1_MCLK_B PAL_LINE(GPIOF, 7U) -#define LINE_ZIO_D61 PAL_LINE(GPIOF, 8U) -#define LINE_SAI1_SCK_B PAL_LINE(GPIOF, 8U) -#define LINE_ZIO_D63 PAL_LINE(GPIOF, 9U) -#define LINE_SAI1_FS_B PAL_LINE(GPIOF, 9U) -#define LINE_ARD_A5 PAL_LINE(GPIOF, 10U) -#define LINE_ADC3_IN8 PAL_LINE(GPIOF, 10U) -#define LINE_ARD_D8 PAL_LINE(GPIOF, 12U) -#define LINE_ARD_D7 PAL_LINE(GPIOF, 13U) -#define LINE_ARD_D4 PAL_LINE(GPIOF, 14U) -#define LINE_ARD_D2 PAL_LINE(GPIOF, 15U) -#define LINE_ZIO_D65 PAL_LINE(GPIOG, 0U) -#define LINE_ZIO_D64 PAL_LINE(GPIOG, 1U) -#define LINE_ZIO_D49 PAL_LINE(GPIOG, 2U) -#define LINE_ZIO_D50 PAL_LINE(GPIOG, 3U) -#define LINE_USB_GPIO_OUT PAL_LINE(GPIOG, 6U) -#define LINE_USB_GPIO_IN PAL_LINE(GPIOG, 7U) -#define LINE_ARD_D0 PAL_LINE(GPIOG, 9U) -#define LINE_USART6_RX PAL_LINE(GPIOG, 9U) -#define LINE_ARD_D1 PAL_LINE(GPIOG, 14U) -#define LINE_USART6_TX PAL_LINE(GPIOG, 14U) -#define LINE_OSC_IN PAL_LINE(GPIOH, 0U) -#define LINE_OSC_OUT PAL_LINE(GPIOH, 1U) +#define LINE_SWO PAL_LINE(GPIOB, 3U) +#define LINE_LD2 PAL_LINE(GPIOB, 7U) +#define LINE_LED_BLUE PAL_LINE(GPIOB, 7U) +#define LINE_LD3 PAL_LINE(GPIOB, 14U) +#define LINE_LED_RED PAL_LINE(GPIOB, 14U) +#define LINE_LD1 PAL_LINE(GPIOC, 7U) +#define LINE_LED_GREEN PAL_LINE(GPIOC, 7U) +#define LINE_USB_OVER_CURRENT PAL_LINE(GPIOG, 5U) +#define LINE_USB_POWER_SWITCH_ON PAL_LINE(GPIOG, 6U) +#define LINE_LPUART1_TX PAL_LINE(GPIOG, 7U) +#define LINE_LPUART1_RX PAL_LINE(GPIOG, 8U) /*===========================================================================*/ /* Driver pre-compile time settings. */ @@ -515,47 +288,47 @@ /* * GPIOA setup: * - * PA0 - ZIO_D32 TIM2_CH1 (input pullup). - * PA1 - PIN1 (input pullup). - * PA2 - PIN2 (input pullup). - * PA3 - ARD_A0 ADC123_IN3 (input pullup). - * PA4 - ZIO_D24 SPI3_NSS (input pullup). - * PA5 - ARD_D13 SPI1_SCK (input pullup). - * PA6 - ARD_D12 SPI1_MISO (input pullup). - * PA7 - ARD_D11 SPI1_MOSI ZIO_D71 (input pullup). + * PA0 - PIN0 (analog). + * PA1 - PIN1 (analog). + * PA2 - PIN2 (analog). + * PA3 - PIN3 (analog). + * PA4 - PIN4 (analog). + * PA5 - PIN5 (analog). + * PA6 - PIN6 (analog). + * PA7 - PIN7 (analog). * PA8 - USB_SOF (alternate 10). - * PA9 - USB_VBUS (analog). + * PA9 - USB_VBUS (input pullup). * PA10 - USB_ID (alternate 10). * PA11 - USB_DM (alternate 10). * PA12 - USB_DP (alternate 10). * PA13 - SWDIO (alternate 0). * PA14 - SWCLK (alternate 0). - * PA15 - ZIO_D20 I2S3_WS (alternate 6). + * PA15 - PIN15 (analog). */ -#define VAL_GPIOA_MODER (PIN_MODE_INPUT(GPIOA_ZIO_D32) | \ - PIN_MODE_INPUT(GPIOA_PIN1) | \ - PIN_MODE_INPUT(GPIOA_PIN2) | \ - PIN_MODE_INPUT(GPIOA_ARD_A0) | \ - PIN_MODE_INPUT(GPIOA_ZIO_D24) | \ - PIN_MODE_INPUT(GPIOA_ARD_D13) | \ - PIN_MODE_INPUT(GPIOA_ARD_D12) | \ - PIN_MODE_INPUT(GPIOA_ARD_D11) | \ +#define VAL_GPIOA_MODER (PIN_MODE_ANALOG(GPIOA_PIN0) | \ + PIN_MODE_ANALOG(GPIOA_PIN1) | \ + PIN_MODE_ANALOG(GPIOA_PIN2) | \ + PIN_MODE_ANALOG(GPIOA_PIN3) | \ + PIN_MODE_ANALOG(GPIOA_PIN4) | \ + PIN_MODE_ANALOG(GPIOA_PIN5) | \ + PIN_MODE_ANALOG(GPIOA_PIN6) | \ + PIN_MODE_ANALOG(GPIOA_PIN7) | \ PIN_MODE_ALTERNATE(GPIOA_USB_SOF) | \ - PIN_MODE_ANALOG(GPIOA_USB_VBUS) | \ + PIN_MODE_INPUT(GPIOA_USB_VBUS) | \ PIN_MODE_ALTERNATE(GPIOA_USB_ID) | \ PIN_MODE_ALTERNATE(GPIOA_USB_DM) | \ PIN_MODE_ALTERNATE(GPIOA_USB_DP) | \ PIN_MODE_ALTERNATE(GPIOA_SWDIO) | \ PIN_MODE_ALTERNATE(GPIOA_SWCLK) | \ - PIN_MODE_ALTERNATE(GPIOA_ZIO_D20)) -#define VAL_GPIOA_OTYPER (PIN_OTYPE_PUSHPULL(GPIOA_ZIO_D32) | \ + PIN_MODE_ANALOG(GPIOA_PIN15)) +#define VAL_GPIOA_OTYPER (PIN_OTYPE_PUSHPULL(GPIOA_PIN0) | \ PIN_OTYPE_PUSHPULL(GPIOA_PIN1) | \ PIN_OTYPE_PUSHPULL(GPIOA_PIN2) | \ - PIN_OTYPE_PUSHPULL(GPIOA_ARD_A0) | \ - PIN_OTYPE_PUSHPULL(GPIOA_ZIO_D24) | \ - PIN_OTYPE_PUSHPULL(GPIOA_ARD_D13) | \ - PIN_OTYPE_PUSHPULL(GPIOA_ARD_D12) | \ - PIN_OTYPE_PUSHPULL(GPIOA_ARD_D11) | \ + PIN_OTYPE_PUSHPULL(GPIOA_PIN3) | \ + PIN_OTYPE_PUSHPULL(GPIOA_PIN4) | \ + PIN_OTYPE_PUSHPULL(GPIOA_PIN5) | \ + PIN_OTYPE_PUSHPULL(GPIOA_PIN6) | \ + PIN_OTYPE_PUSHPULL(GPIOA_PIN7) | \ PIN_OTYPE_PUSHPULL(GPIOA_USB_SOF) | \ PIN_OTYPE_PUSHPULL(GPIOA_USB_VBUS) | \ PIN_OTYPE_PUSHPULL(GPIOA_USB_ID) | \ @@ -563,63 +336,63 @@ PIN_OTYPE_PUSHPULL(GPIOA_USB_DP) | \ PIN_OTYPE_PUSHPULL(GPIOA_SWDIO) | \ PIN_OTYPE_PUSHPULL(GPIOA_SWCLK) | \ - PIN_OTYPE_PUSHPULL(GPIOA_ZIO_D20)) -#define VAL_GPIOA_OSPEEDR (PIN_OSPEED_HIGH(GPIOA_ZIO_D32) | \ + PIN_OTYPE_PUSHPULL(GPIOA_PIN15)) +#define VAL_GPIOA_OSPEEDR (PIN_OSPEED_VERYLOW(GPIOA_PIN0) | \ PIN_OSPEED_VERYLOW(GPIOA_PIN1) | \ PIN_OSPEED_VERYLOW(GPIOA_PIN2) | \ - PIN_OSPEED_HIGH(GPIOA_ARD_A0) | \ - PIN_OSPEED_HIGH(GPIOA_ZIO_D24) | \ - PIN_OSPEED_HIGH(GPIOA_ARD_D13) | \ - PIN_OSPEED_HIGH(GPIOA_ARD_D12) | \ - PIN_OSPEED_HIGH(GPIOA_ARD_D11) | \ + PIN_OSPEED_VERYLOW(GPIOA_PIN3) | \ + PIN_OSPEED_VERYLOW(GPIOA_PIN4) | \ + PIN_OSPEED_VERYLOW(GPIOA_PIN5) | \ + PIN_OSPEED_VERYLOW(GPIOA_PIN6) | \ + PIN_OSPEED_VERYLOW(GPIOA_PIN7) | \ PIN_OSPEED_HIGH(GPIOA_USB_SOF) | \ - PIN_OSPEED_HIGH(GPIOA_USB_VBUS) | \ + PIN_OSPEED_VERYLOW(GPIOA_USB_VBUS) | \ PIN_OSPEED_HIGH(GPIOA_USB_ID) | \ PIN_OSPEED_HIGH(GPIOA_USB_DM) | \ PIN_OSPEED_HIGH(GPIOA_USB_DP) | \ PIN_OSPEED_HIGH(GPIOA_SWDIO) | \ PIN_OSPEED_HIGH(GPIOA_SWCLK) | \ - PIN_OSPEED_HIGH(GPIOA_ZIO_D20)) -#define VAL_GPIOA_PUPDR (PIN_PUPDR_PULLUP(GPIOA_ZIO_D32) | \ - PIN_PUPDR_PULLUP(GPIOA_PIN1) | \ - PIN_PUPDR_PULLUP(GPIOA_PIN2) | \ - PIN_PUPDR_PULLUP(GPIOA_ARD_A0) | \ - PIN_PUPDR_PULLUP(GPIOA_ZIO_D24) | \ - PIN_PUPDR_PULLUP(GPIOA_ARD_D13) | \ - PIN_PUPDR_PULLUP(GPIOA_ARD_D12) | \ - PIN_PUPDR_PULLUP(GPIOA_ARD_D11) | \ + PIN_OSPEED_VERYLOW(GPIOA_PIN15)) +#define VAL_GPIOA_PUPDR (PIN_PUPDR_FLOATING(GPIOA_PIN0) | \ + PIN_PUPDR_FLOATING(GPIOA_PIN1) | \ + PIN_PUPDR_FLOATING(GPIOA_PIN2) | \ + PIN_PUPDR_FLOATING(GPIOA_PIN3) | \ + PIN_PUPDR_FLOATING(GPIOA_PIN4) | \ + PIN_PUPDR_FLOATING(GPIOA_PIN5) | \ + PIN_PUPDR_FLOATING(GPIOA_PIN6) | \ + PIN_PUPDR_FLOATING(GPIOA_PIN7) | \ PIN_PUPDR_FLOATING(GPIOA_USB_SOF) | \ - PIN_PUPDR_FLOATING(GPIOA_USB_VBUS) | \ + PIN_PUPDR_PULLUP(GPIOA_USB_VBUS) | \ PIN_PUPDR_FLOATING(GPIOA_USB_ID) | \ PIN_PUPDR_FLOATING(GPIOA_USB_DM) | \ PIN_PUPDR_FLOATING(GPIOA_USB_DP) | \ - PIN_PUPDR_FLOATING(GPIOA_SWDIO) | \ - PIN_PUPDR_FLOATING(GPIOA_SWCLK) | \ - PIN_PUPDR_FLOATING(GPIOA_ZIO_D20)) -#define VAL_GPIOA_ODR (PIN_ODR_HIGH(GPIOA_ZIO_D32) | \ - PIN_ODR_HIGH(GPIOA_PIN1) | \ - PIN_ODR_HIGH(GPIOA_PIN2) | \ - PIN_ODR_HIGH(GPIOA_ARD_A0) | \ - PIN_ODR_HIGH(GPIOA_ZIO_D24) | \ - PIN_ODR_HIGH(GPIOA_ARD_D13) | \ - PIN_ODR_HIGH(GPIOA_ARD_D12) | \ - PIN_ODR_HIGH(GPIOA_ARD_D11) | \ - PIN_ODR_HIGH(GPIOA_USB_SOF) | \ - PIN_ODR_HIGH(GPIOA_USB_VBUS) | \ - PIN_ODR_HIGH(GPIOA_USB_ID) | \ - PIN_ODR_HIGH(GPIOA_USB_DM) | \ - PIN_ODR_HIGH(GPIOA_USB_DP) | \ - PIN_ODR_HIGH(GPIOA_SWDIO) | \ - PIN_ODR_HIGH(GPIOA_SWCLK) | \ - PIN_ODR_HIGH(GPIOA_ZIO_D20)) -#define VAL_GPIOA_AFRL (PIN_AFIO_AF(GPIOA_ZIO_D32, 0U) | \ + PIN_PUPDR_PULLDOWN(GPIOA_SWDIO) | \ + PIN_PUPDR_PULLUP(GPIOA_SWCLK) | \ + PIN_PUPDR_FLOATING(GPIOA_PIN15)) +#define VAL_GPIOA_ODR (PIN_ODR_LOW(GPIOA_PIN0) | \ + PIN_ODR_LOW(GPIOA_PIN1) | \ + PIN_ODR_LOW(GPIOA_PIN2) | \ + PIN_ODR_LOW(GPIOA_PIN3) | \ + PIN_ODR_LOW(GPIOA_PIN4) | \ + PIN_ODR_LOW(GPIOA_PIN5) | \ + PIN_ODR_LOW(GPIOA_PIN6) | \ + PIN_ODR_LOW(GPIOA_PIN7) | \ + PIN_ODR_LOW(GPIOA_USB_SOF) | \ + PIN_ODR_LOW(GPIOA_USB_VBUS) | \ + PIN_ODR_LOW(GPIOA_USB_ID) | \ + PIN_ODR_LOW(GPIOA_USB_DM) | \ + PIN_ODR_LOW(GPIOA_USB_DP) | \ + PIN_ODR_LOW(GPIOA_SWDIO) | \ + PIN_ODR_LOW(GPIOA_SWCLK) | \ + PIN_ODR_LOW(GPIOA_PIN15)) +#define VAL_GPIOA_AFRL (PIN_AFIO_AF(GPIOA_PIN0, 0U) | \ PIN_AFIO_AF(GPIOA_PIN1, 0U) | \ PIN_AFIO_AF(GPIOA_PIN2, 0U) | \ - PIN_AFIO_AF(GPIOA_ARD_A0, 0U) | \ - PIN_AFIO_AF(GPIOA_ZIO_D24, 0U) | \ - PIN_AFIO_AF(GPIOA_ARD_D13, 0U) | \ - PIN_AFIO_AF(GPIOA_ARD_D12, 0U) | \ - PIN_AFIO_AF(GPIOA_ARD_D11, 0U)) + PIN_AFIO_AF(GPIOA_PIN3, 0U) | \ + PIN_AFIO_AF(GPIOA_PIN4, 0U) | \ + PIN_AFIO_AF(GPIOA_PIN5, 0U) | \ + PIN_AFIO_AF(GPIOA_PIN6, 0U) | \ + PIN_AFIO_AF(GPIOA_PIN7, 0U)) #define VAL_GPIOA_AFRH (PIN_AFIO_AF(GPIOA_USB_SOF, 10U) | \ PIN_AFIO_AF(GPIOA_USB_VBUS, 0U) | \ PIN_AFIO_AF(GPIOA_USB_ID, 10U) | \ @@ -627,15 +400,15 @@ PIN_AFIO_AF(GPIOA_USB_DP, 10U) | \ PIN_AFIO_AF(GPIOA_SWDIO, 0U) | \ PIN_AFIO_AF(GPIOA_SWCLK, 0U) | \ - PIN_AFIO_AF(GPIOA_ZIO_D20, 6U)) -#define VAL_GPIOA_ASCR (PIN_ASCR_DISABLED(GPIOA_ZIO_D32) | \ + PIN_AFIO_AF(GPIOA_PIN15, 0U)) +#define VAL_GPIOA_ASCR (PIN_ASCR_DISABLED(GPIOA_PIN0) | \ PIN_ASCR_DISABLED(GPIOA_PIN1) | \ PIN_ASCR_DISABLED(GPIOA_PIN2) | \ - PIN_ASCR_DISABLED(GPIOA_ARD_A0) | \ - PIN_ASCR_DISABLED(GPIOA_ZIO_D24) | \ - PIN_ASCR_DISABLED(GPIOA_ARD_D13) | \ - PIN_ASCR_DISABLED(GPIOA_ARD_D12) | \ - PIN_ASCR_DISABLED(GPIOA_ARD_D11) | \ + PIN_ASCR_DISABLED(GPIOA_PIN3) | \ + PIN_ASCR_DISABLED(GPIOA_PIN4) | \ + PIN_ASCR_DISABLED(GPIOA_PIN5) | \ + PIN_ASCR_DISABLED(GPIOA_PIN6) | \ + PIN_ASCR_DISABLED(GPIOA_PIN7) | \ PIN_ASCR_DISABLED(GPIOA_USB_SOF) | \ PIN_ASCR_DISABLED(GPIOA_USB_VBUS) | \ PIN_ASCR_DISABLED(GPIOA_USB_ID) | \ @@ -643,15 +416,15 @@ PIN_ASCR_DISABLED(GPIOA_USB_DP) | \ PIN_ASCR_DISABLED(GPIOA_SWDIO) | \ PIN_ASCR_DISABLED(GPIOA_SWCLK) | \ - PIN_ASCR_DISABLED(GPIOA_ZIO_D20)) -#define VAL_GPIOA_LOCKR (PIN_LOCKR_DISABLED(GPIOA_ZIO_D32) | \ + PIN_ASCR_DISABLED(GPIOA_PIN15)) +#define VAL_GPIOA_LOCKR (PIN_LOCKR_DISABLED(GPIOA_PIN0) | \ PIN_LOCKR_DISABLED(GPIOA_PIN1) | \ PIN_LOCKR_DISABLED(GPIOA_PIN2) | \ - PIN_LOCKR_DISABLED(GPIOA_ARD_A0) | \ - PIN_LOCKR_DISABLED(GPIOA_ZIO_D24) | \ - PIN_LOCKR_DISABLED(GPIOA_ARD_D13) | \ - PIN_LOCKR_DISABLED(GPIOA_ARD_D12) | \ - PIN_LOCKR_DISABLED(GPIOA_ARD_D11) | \ + PIN_LOCKR_DISABLED(GPIOA_PIN3) | \ + PIN_LOCKR_DISABLED(GPIOA_PIN4) | \ + PIN_LOCKR_DISABLED(GPIOA_PIN5) | \ + PIN_LOCKR_DISABLED(GPIOA_PIN6) | \ + PIN_LOCKR_DISABLED(GPIOA_PIN7) | \ PIN_LOCKR_DISABLED(GPIOA_USB_SOF) | \ PIN_LOCKR_DISABLED(GPIOA_USB_VBUS) | \ PIN_LOCKR_DISABLED(GPIOA_USB_ID) | \ @@ -659,924 +432,924 @@ PIN_LOCKR_DISABLED(GPIOA_USB_DP) | \ PIN_LOCKR_DISABLED(GPIOA_SWDIO) | \ PIN_LOCKR_DISABLED(GPIOA_SWCLK) | \ - PIN_LOCKR_DISABLED(GPIOA_ZIO_D20)) + PIN_LOCKR_DISABLED(GPIOA_PIN15)) /* * GPIOB setup: * - * PB0 - ZIO_D33 TIM3_CH3 LED1 (output pushpull maximum). - * PB1 - ZIO_A6 ADC12_IN9 (input pullup). - * PB2 - ZIO_D27 QUADSPI_CLK (input pullup). - * PB3 - ZIO_D23 I2S3_CK (input pullup). - * PB4 - ZIO_D25 SPI3_MISO (input pullup). - * PB5 - ZIO_D22 I2S3_SD (input pullup). - * PB6 - ZIO_D26 QUADSPI_BK1_NCS (input pullup). - * PB7 - LED2 (output pushpull maximum). - * PB8 - ARD_D15 I2C1_SCL (input pullup). - * PB9 - ARD_D14 I2C1_SDA (input pullup). - * PB10 - ZIO_D36 TIM2_CH3 (input pullup). - * PB11 - ZIO_D35 TIM2_CH4 (input pullup). - * PB12 - ZIO_D19 I2S2_WS (input pullup). - * PB13 - ZIO_D18 I2S2_CK (input pullup). - * PB14 - LED3 (output pushpull maximum). - * PB15 - ZIO_D17 I2S2_SD (input pullup). + * PB0 - PIN0 (analog). + * PB1 - PIN1 (analog). + * PB2 - PIN2 (analog). + * PB3 - SWO (alternate 0). + * PB4 - PIN4 (analog). + * PB5 - PIN5 (analog). + * PB6 - PIN6 (analog). + * PB7 - LD2 LED_BLUE (output pushpull maximum). + * PB8 - PIN8 (analog). + * PB9 - PIN9 (analog). + * PB10 - PIN10 (analog). + * PB11 - PIN11 (analog). + * PB12 - PIN12 (analog). + * PB13 - PIN13 (analog). + * PB14 - LD3 LED_RED (output pushpull maximum). + * PB15 - PIN15 (analog). */ -#define VAL_GPIOB_MODER (PIN_MODE_OUTPUT(GPIOB_ZIO_D33) | \ - PIN_MODE_INPUT(GPIOB_ZIO_A6) | \ - PIN_MODE_INPUT(GPIOB_ZIO_D27) | \ - PIN_MODE_INPUT(GPIOB_ZIO_D23) | \ - PIN_MODE_INPUT(GPIOB_ZIO_D25) | \ - PIN_MODE_INPUT(GPIOB_ZIO_D22) | \ - PIN_MODE_INPUT(GPIOB_ZIO_D26) | \ - PIN_MODE_OUTPUT(GPIOB_LED2) | \ - PIN_MODE_INPUT(GPIOB_ARD_D15) | \ - PIN_MODE_INPUT(GPIOB_ARD_D14) | \ - PIN_MODE_INPUT(GPIOB_ZIO_D36) | \ - PIN_MODE_INPUT(GPIOB_ZIO_D35) | \ - PIN_MODE_INPUT(GPIOB_ZIO_D19) | \ - PIN_MODE_INPUT(GPIOB_ZIO_D18) | \ - PIN_MODE_OUTPUT(GPIOB_LED3) | \ - PIN_MODE_INPUT(GPIOB_ZIO_D17)) -#define VAL_GPIOB_OTYPER (PIN_OTYPE_PUSHPULL(GPIOB_ZIO_D33) | \ - PIN_OTYPE_PUSHPULL(GPIOB_ZIO_A6) | \ - PIN_OTYPE_PUSHPULL(GPIOB_ZIO_D27) | \ - PIN_OTYPE_PUSHPULL(GPIOB_ZIO_D23) | \ - PIN_OTYPE_PUSHPULL(GPIOB_ZIO_D25) | \ - PIN_OTYPE_PUSHPULL(GPIOB_ZIO_D22) | \ - PIN_OTYPE_PUSHPULL(GPIOB_ZIO_D26) | \ - PIN_OTYPE_PUSHPULL(GPIOB_LED2) | \ - PIN_OTYPE_PUSHPULL(GPIOB_ARD_D15) | \ - PIN_OTYPE_PUSHPULL(GPIOB_ARD_D14) | \ - PIN_OTYPE_PUSHPULL(GPIOB_ZIO_D36) | \ - PIN_OTYPE_PUSHPULL(GPIOB_ZIO_D35) | \ - PIN_OTYPE_PUSHPULL(GPIOB_ZIO_D19) | \ - PIN_OTYPE_PUSHPULL(GPIOB_ZIO_D18) | \ - PIN_OTYPE_PUSHPULL(GPIOB_LED3) | \ - PIN_OTYPE_PUSHPULL(GPIOB_ZIO_D17)) -#define VAL_GPIOB_OSPEEDR (PIN_OSPEED_HIGH(GPIOB_ZIO_D33) | \ - PIN_OSPEED_HIGH(GPIOB_ZIO_A6) | \ - PIN_OSPEED_HIGH(GPIOB_ZIO_D27) | \ - PIN_OSPEED_HIGH(GPIOB_ZIO_D23) | \ - PIN_OSPEED_HIGH(GPIOB_ZIO_D25) | \ - PIN_OSPEED_HIGH(GPIOB_ZIO_D22) | \ - PIN_OSPEED_HIGH(GPIOB_ZIO_D26) | \ - PIN_OSPEED_HIGH(GPIOB_LED2) | \ - PIN_OSPEED_HIGH(GPIOB_ARD_D15) | \ - PIN_OSPEED_HIGH(GPIOB_ARD_D14) | \ - PIN_OSPEED_HIGH(GPIOB_ZIO_D36) | \ - PIN_OSPEED_HIGH(GPIOB_ZIO_D35) | \ - PIN_OSPEED_HIGH(GPIOB_ZIO_D19) | \ - PIN_OSPEED_HIGH(GPIOB_ZIO_D18) | \ - PIN_OSPEED_HIGH(GPIOB_LED3) | \ - PIN_OSPEED_HIGH(GPIOB_ZIO_D17)) -#define VAL_GPIOB_PUPDR (PIN_PUPDR_FLOATING(GPIOB_ZIO_D33) | \ - PIN_PUPDR_PULLUP(GPIOB_ZIO_A6) | \ - PIN_PUPDR_PULLUP(GPIOB_ZIO_D27) | \ - PIN_PUPDR_PULLUP(GPIOB_ZIO_D23) | \ - PIN_PUPDR_PULLUP(GPIOB_ZIO_D25) | \ - PIN_PUPDR_PULLUP(GPIOB_ZIO_D22) | \ - PIN_PUPDR_PULLUP(GPIOB_ZIO_D26) | \ - PIN_PUPDR_FLOATING(GPIOB_LED2) | \ - PIN_PUPDR_PULLUP(GPIOB_ARD_D15) | \ - PIN_PUPDR_PULLUP(GPIOB_ARD_D14) | \ - PIN_PUPDR_PULLUP(GPIOB_ZIO_D36) | \ - PIN_PUPDR_PULLUP(GPIOB_ZIO_D35) | \ - PIN_PUPDR_PULLUP(GPIOB_ZIO_D19) | \ - PIN_PUPDR_PULLUP(GPIOB_ZIO_D18) | \ - PIN_PUPDR_FLOATING(GPIOB_LED3) | \ - PIN_PUPDR_PULLUP(GPIOB_ZIO_D17)) -#define VAL_GPIOB_ODR (PIN_ODR_LOW(GPIOB_ZIO_D33) | \ - PIN_ODR_HIGH(GPIOB_ZIO_A6) | \ - PIN_ODR_HIGH(GPIOB_ZIO_D27) | \ - PIN_ODR_HIGH(GPIOB_ZIO_D23) | \ - PIN_ODR_HIGH(GPIOB_ZIO_D25) | \ - PIN_ODR_HIGH(GPIOB_ZIO_D22) | \ - PIN_ODR_HIGH(GPIOB_ZIO_D26) | \ - PIN_ODR_LOW(GPIOB_LED2) | \ - PIN_ODR_HIGH(GPIOB_ARD_D15) | \ - PIN_ODR_HIGH(GPIOB_ARD_D14) | \ - PIN_ODR_HIGH(GPIOB_ZIO_D36) | \ - PIN_ODR_HIGH(GPIOB_ZIO_D35) | \ - PIN_ODR_HIGH(GPIOB_ZIO_D19) | \ - PIN_ODR_HIGH(GPIOB_ZIO_D18) | \ - PIN_ODR_LOW(GPIOB_LED3) | \ - PIN_ODR_HIGH(GPIOB_ZIO_D17)) -#define VAL_GPIOB_AFRL (PIN_AFIO_AF(GPIOB_ZIO_D33, 0U) | \ - PIN_AFIO_AF(GPIOB_ZIO_A6, 0U) | \ - PIN_AFIO_AF(GPIOB_ZIO_D27, 0U) | \ - PIN_AFIO_AF(GPIOB_ZIO_D23, 0U) | \ - PIN_AFIO_AF(GPIOB_ZIO_D25, 0U) | \ - PIN_AFIO_AF(GPIOB_ZIO_D22, 0U) | \ - PIN_AFIO_AF(GPIOB_ZIO_D26, 0U) | \ - PIN_AFIO_AF(GPIOB_LED2, 0U)) -#define VAL_GPIOB_AFRH (PIN_AFIO_AF(GPIOB_ARD_D15, 0U) | \ - PIN_AFIO_AF(GPIOB_ARD_D14, 0U) | \ - PIN_AFIO_AF(GPIOB_ZIO_D36, 0U) | \ - PIN_AFIO_AF(GPIOB_ZIO_D35, 0U) | \ - PIN_AFIO_AF(GPIOB_ZIO_D19, 0U) | \ - PIN_AFIO_AF(GPIOB_ZIO_D18, 0U) | \ - PIN_AFIO_AF(GPIOB_LED3, 0U) | \ - PIN_AFIO_AF(GPIOB_ZIO_D17, 0U)) -#define VAL_GPIOB_ASCR (PIN_ASCR_DISABLED(GPIOB_ZIO_D33) | \ - PIN_ASCR_DISABLED(GPIOB_ZIO_A6) | \ - PIN_ASCR_DISABLED(GPIOB_ZIO_D27) | \ - PIN_ASCR_DISABLED(GPIOB_ZIO_D23) | \ - PIN_ASCR_DISABLED(GPIOB_ZIO_D25) | \ - PIN_ASCR_DISABLED(GPIOB_ZIO_D22) | \ - PIN_ASCR_DISABLED(GPIOB_ZIO_D26) | \ - PIN_ASCR_DISABLED(GPIOB_LED2) | \ - PIN_ASCR_DISABLED(GPIOB_ARD_D15) | \ - PIN_ASCR_DISABLED(GPIOB_ARD_D14) | \ - PIN_ASCR_DISABLED(GPIOB_ZIO_D36) | \ - PIN_ASCR_DISABLED(GPIOB_ZIO_D35) | \ - PIN_ASCR_DISABLED(GPIOB_ZIO_D19) | \ - PIN_ASCR_DISABLED(GPIOB_ZIO_D18) | \ - PIN_ASCR_DISABLED(GPIOB_LED3) | \ - PIN_ASCR_DISABLED(GPIOB_ZIO_D17)) -#define VAL_GPIOB_LOCKR (PIN_LOCKR_DISABLED(GPIOB_ZIO_D33) | \ - PIN_LOCKR_DISABLED(GPIOB_ZIO_A6) | \ - PIN_LOCKR_DISABLED(GPIOB_ZIO_D27) | \ - PIN_LOCKR_DISABLED(GPIOB_ZIO_D23) | \ - PIN_LOCKR_DISABLED(GPIOB_ZIO_D25) | \ - PIN_LOCKR_DISABLED(GPIOB_ZIO_D22) | \ - PIN_LOCKR_DISABLED(GPIOB_ZIO_D26) | \ - PIN_LOCKR_DISABLED(GPIOB_LED2) | \ - PIN_LOCKR_DISABLED(GPIOB_ARD_D15) | \ - PIN_LOCKR_DISABLED(GPIOB_ARD_D14) | \ - PIN_LOCKR_DISABLED(GPIOB_ZIO_D36) | \ - PIN_LOCKR_DISABLED(GPIOB_ZIO_D35) | \ - PIN_LOCKR_DISABLED(GPIOB_ZIO_D19) | \ - PIN_LOCKR_DISABLED(GPIOB_ZIO_D18) | \ - PIN_LOCKR_DISABLED(GPIOB_LED3) | \ - PIN_LOCKR_DISABLED(GPIOB_ZIO_D17)) +#define VAL_GPIOB_MODER (PIN_MODE_ANALOG(GPIOB_PIN0) | \ + PIN_MODE_ANALOG(GPIOB_PIN1) | \ + PIN_MODE_ANALOG(GPIOB_PIN2) | \ + PIN_MODE_ALTERNATE(GPIOB_SWO) | \ + PIN_MODE_ANALOG(GPIOB_PIN4) | \ + PIN_MODE_ANALOG(GPIOB_PIN5) | \ + PIN_MODE_ANALOG(GPIOB_PIN6) | \ + PIN_MODE_OUTPUT(GPIOB_LD2) | \ + PIN_MODE_ANALOG(GPIOB_PIN8) | \ + PIN_MODE_ANALOG(GPIOB_PIN9) | \ + PIN_MODE_ANALOG(GPIOB_PIN10) | \ + PIN_MODE_ANALOG(GPIOB_PIN11) | \ + PIN_MODE_ANALOG(GPIOB_PIN12) | \ + PIN_MODE_ANALOG(GPIOB_PIN13) | \ + PIN_MODE_OUTPUT(GPIOB_LD3) | \ + PIN_MODE_ANALOG(GPIOB_PIN15)) +#define VAL_GPIOB_OTYPER (PIN_OTYPE_PUSHPULL(GPIOB_PIN0) | \ + PIN_OTYPE_PUSHPULL(GPIOB_PIN1) | \ + PIN_OTYPE_PUSHPULL(GPIOB_PIN2) | \ + PIN_OTYPE_PUSHPULL(GPIOB_SWO) | \ + PIN_OTYPE_PUSHPULL(GPIOB_PIN4) | \ + PIN_OTYPE_PUSHPULL(GPIOB_PIN5) | \ + PIN_OTYPE_PUSHPULL(GPIOB_PIN6) | \ + PIN_OTYPE_PUSHPULL(GPIOB_LD2) | \ + PIN_OTYPE_PUSHPULL(GPIOB_PIN8) | \ + PIN_OTYPE_PUSHPULL(GPIOB_PIN9) | \ + PIN_OTYPE_PUSHPULL(GPIOB_PIN10) | \ + PIN_OTYPE_PUSHPULL(GPIOB_PIN11) | \ + PIN_OTYPE_PUSHPULL(GPIOB_PIN12) | \ + PIN_OTYPE_PUSHPULL(GPIOB_PIN13) | \ + PIN_OTYPE_PUSHPULL(GPIOB_LD3) | \ + PIN_OTYPE_PUSHPULL(GPIOB_PIN15)) +#define VAL_GPIOB_OSPEEDR (PIN_OSPEED_VERYLOW(GPIOB_PIN0) | \ + PIN_OSPEED_VERYLOW(GPIOB_PIN1) | \ + PIN_OSPEED_VERYLOW(GPIOB_PIN2) | \ + PIN_OSPEED_HIGH(GPIOB_SWO) | \ + PIN_OSPEED_VERYLOW(GPIOB_PIN4) | \ + PIN_OSPEED_VERYLOW(GPIOB_PIN5) | \ + PIN_OSPEED_VERYLOW(GPIOB_PIN6) | \ + PIN_OSPEED_HIGH(GPIOB_LD2) | \ + PIN_OSPEED_VERYLOW(GPIOB_PIN8) | \ + PIN_OSPEED_VERYLOW(GPIOB_PIN9) | \ + PIN_OSPEED_VERYLOW(GPIOB_PIN10) | \ + PIN_OSPEED_VERYLOW(GPIOB_PIN11) | \ + PIN_OSPEED_VERYLOW(GPIOB_PIN12) | \ + PIN_OSPEED_VERYLOW(GPIOB_PIN13) | \ + PIN_OSPEED_HIGH(GPIOB_LD3) | \ + PIN_OSPEED_VERYLOW(GPIOB_PIN15)) +#define VAL_GPIOB_PUPDR (PIN_PUPDR_FLOATING(GPIOB_PIN0) | \ + PIN_PUPDR_FLOATING(GPIOB_PIN1) | \ + PIN_PUPDR_FLOATING(GPIOB_PIN2) | \ + PIN_PUPDR_FLOATING(GPIOB_SWO) | \ + PIN_PUPDR_FLOATING(GPIOB_PIN4) | \ + PIN_PUPDR_FLOATING(GPIOB_PIN5) | \ + PIN_PUPDR_FLOATING(GPIOB_PIN6) | \ + PIN_PUPDR_FLOATING(GPIOB_LD2) | \ + PIN_PUPDR_FLOATING(GPIOB_PIN8) | \ + PIN_PUPDR_FLOATING(GPIOB_PIN9) | \ + PIN_PUPDR_FLOATING(GPIOB_PIN10) | \ + PIN_PUPDR_FLOATING(GPIOB_PIN11) | \ + PIN_PUPDR_FLOATING(GPIOB_PIN12) | \ + PIN_PUPDR_FLOATING(GPIOB_PIN13) | \ + PIN_PUPDR_FLOATING(GPIOB_LD3) | \ + PIN_PUPDR_FLOATING(GPIOB_PIN15)) +#define VAL_GPIOB_ODR (PIN_ODR_LOW(GPIOB_PIN0) | \ + PIN_ODR_LOW(GPIOB_PIN1) | \ + PIN_ODR_LOW(GPIOB_PIN2) | \ + PIN_ODR_LOW(GPIOB_SWO) | \ + PIN_ODR_LOW(GPIOB_PIN4) | \ + PIN_ODR_LOW(GPIOB_PIN5) | \ + PIN_ODR_LOW(GPIOB_PIN6) | \ + PIN_ODR_LOW(GPIOB_LD2) | \ + PIN_ODR_LOW(GPIOB_PIN8) | \ + PIN_ODR_LOW(GPIOB_PIN9) | \ + PIN_ODR_LOW(GPIOB_PIN10) | \ + PIN_ODR_LOW(GPIOB_PIN11) | \ + PIN_ODR_LOW(GPIOB_PIN12) | \ + PIN_ODR_LOW(GPIOB_PIN13) | \ + PIN_ODR_LOW(GPIOB_LD3) | \ + PIN_ODR_LOW(GPIOB_PIN15)) +#define VAL_GPIOB_AFRL (PIN_AFIO_AF(GPIOB_PIN0, 0U) | \ + PIN_AFIO_AF(GPIOB_PIN1, 0U) | \ + PIN_AFIO_AF(GPIOB_PIN2, 0U) | \ + PIN_AFIO_AF(GPIOB_SWO, 0U) | \ + PIN_AFIO_AF(GPIOB_PIN4, 0U) | \ + PIN_AFIO_AF(GPIOB_PIN5, 0U) | \ + PIN_AFIO_AF(GPIOB_PIN6, 0U) | \ + PIN_AFIO_AF(GPIOB_LD2, 0U)) +#define VAL_GPIOB_AFRH (PIN_AFIO_AF(GPIOB_PIN8, 0U) | \ + PIN_AFIO_AF(GPIOB_PIN9, 0U) | \ + PIN_AFIO_AF(GPIOB_PIN10, 0U) | \ + PIN_AFIO_AF(GPIOB_PIN11, 0U) | \ + PIN_AFIO_AF(GPIOB_PIN12, 0U) | \ + PIN_AFIO_AF(GPIOB_PIN13, 0U) | \ + PIN_AFIO_AF(GPIOB_LD3, 0U) | \ + PIN_AFIO_AF(GPIOB_PIN15, 0U)) +#define VAL_GPIOB_ASCR (PIN_ASCR_DISABLED(GPIOB_PIN0) | \ + PIN_ASCR_DISABLED(GPIOB_PIN1) | \ + PIN_ASCR_DISABLED(GPIOB_PIN2) | \ + PIN_ASCR_DISABLED(GPIOB_SWO) | \ + PIN_ASCR_DISABLED(GPIOB_PIN4) | \ + PIN_ASCR_DISABLED(GPIOB_PIN5) | \ + PIN_ASCR_DISABLED(GPIOB_PIN6) | \ + PIN_ASCR_DISABLED(GPIOB_LD2) | \ + PIN_ASCR_DISABLED(GPIOB_PIN8) | \ + PIN_ASCR_DISABLED(GPIOB_PIN9) | \ + PIN_ASCR_DISABLED(GPIOB_PIN10) | \ + PIN_ASCR_DISABLED(GPIOB_PIN11) | \ + PIN_ASCR_DISABLED(GPIOB_PIN12) | \ + PIN_ASCR_DISABLED(GPIOB_PIN13) | \ + PIN_ASCR_DISABLED(GPIOB_LD3) | \ + PIN_ASCR_DISABLED(GPIOB_PIN15)) +#define VAL_GPIOB_LOCKR (PIN_LOCKR_DISABLED(GPIOB_PIN0) | \ + PIN_LOCKR_DISABLED(GPIOB_PIN1) | \ + PIN_LOCKR_DISABLED(GPIOB_PIN2) | \ + PIN_LOCKR_DISABLED(GPIOB_SWO) | \ + PIN_LOCKR_DISABLED(GPIOB_PIN4) | \ + PIN_LOCKR_DISABLED(GPIOB_PIN5) | \ + PIN_LOCKR_DISABLED(GPIOB_PIN6) | \ + PIN_LOCKR_DISABLED(GPIOB_LD2) | \ + PIN_LOCKR_DISABLED(GPIOB_PIN8) | \ + PIN_LOCKR_DISABLED(GPIOB_PIN9) | \ + PIN_LOCKR_DISABLED(GPIOB_PIN10) | \ + PIN_LOCKR_DISABLED(GPIOB_PIN11) | \ + PIN_LOCKR_DISABLED(GPIOB_PIN12) | \ + PIN_LOCKR_DISABLED(GPIOB_PIN13) | \ + PIN_LOCKR_DISABLED(GPIOB_LD3) | \ + PIN_LOCKR_DISABLED(GPIOB_PIN15)) /* * GPIOC setup: * - * PC0 - ARD_A1 ADC123_IN10 (input pullup). - * PC1 - PIN1 (input pullup). - * PC2 - ZIO_A7 ADC123_IN12 (input pullup). - * PC3 - ARD_A2 ADC123_IN13 (input pullup). - * PC4 - PIN4 (input pullup). - * PC5 - PIN5 (input pullup). - * PC6 - ZIO_D16 I2S2_MCK (input pullup). - * PC7 - ZIO_D21 I2S3_MCK (input pullup). - * PC8 - ZIO_D43 SDMMC_D0 (input pullup). - * PC9 - ZIO_D44 SDMMC_D1 (input pullup). - * PC10 - ZIO_D45 SDMMC_D2 (input pullup). - * PC11 - ZIO_D46 SDMMC_D3 (input pullup). - * PC12 - ZIO_D47 SDMMC_CK (input pullup). - * PC13 - BUTTON (input floating). - * PC14 - OSC32_IN (input floating). - * PC15 - OSC32_OUT (input floating). + * PC0 - PIN0 (analog). + * PC1 - PIN1 (analog). + * PC2 - PIN2 (analog). + * PC3 - PIN3 (analog). + * PC4 - PIN4 (analog). + * PC5 - PIN5 (analog). + * PC6 - PIN6 (analog). + * PC7 - LD1 LED_GREEN (output pushpull maximum). + * PC8 - PIN8 (analog). + * PC9 - PIN9 (analog). + * PC10 - PIN10 (analog). + * PC11 - PIN11 (analog). + * PC12 - PIN12 (analog). + * PC13 - PIN13 (analog). + * PC14 - PIN14 (analog). + * PC15 - PIN15 (analog). */ -#define VAL_GPIOC_MODER (PIN_MODE_INPUT(GPIOC_ARD_A1) | \ - PIN_MODE_INPUT(GPIOC_PIN1) | \ - PIN_MODE_INPUT(GPIOC_ZIO_A7) | \ - PIN_MODE_INPUT(GPIOC_ARD_A2) | \ - PIN_MODE_INPUT(GPIOC_PIN4) | \ - PIN_MODE_INPUT(GPIOC_PIN5) | \ - PIN_MODE_INPUT(GPIOC_ZIO_D16) | \ - PIN_MODE_INPUT(GPIOC_ZIO_D21) | \ - PIN_MODE_INPUT(GPIOC_ZIO_D43) | \ - PIN_MODE_INPUT(GPIOC_ZIO_D44) | \ - PIN_MODE_INPUT(GPIOC_ZIO_D45) | \ - PIN_MODE_INPUT(GPIOC_ZIO_D46) | \ - PIN_MODE_INPUT(GPIOC_ZIO_D47) | \ - PIN_MODE_INPUT(GPIOC_BUTTON) | \ - PIN_MODE_INPUT(GPIOC_OSC32_IN) | \ - PIN_MODE_INPUT(GPIOC_OSC32_OUT)) -#define VAL_GPIOC_OTYPER (PIN_OTYPE_PUSHPULL(GPIOC_ARD_A1) | \ +#define VAL_GPIOC_MODER (PIN_MODE_ANALOG(GPIOC_PIN0) | \ + PIN_MODE_ANALOG(GPIOC_PIN1) | \ + PIN_MODE_ANALOG(GPIOC_PIN2) | \ + PIN_MODE_ANALOG(GPIOC_PIN3) | \ + PIN_MODE_ANALOG(GPIOC_PIN4) | \ + PIN_MODE_ANALOG(GPIOC_PIN5) | \ + PIN_MODE_ANALOG(GPIOC_PIN6) | \ + PIN_MODE_OUTPUT(GPIOC_LD1) | \ + PIN_MODE_ANALOG(GPIOC_PIN8) | \ + PIN_MODE_ANALOG(GPIOC_PIN9) | \ + PIN_MODE_ANALOG(GPIOC_PIN10) | \ + PIN_MODE_ANALOG(GPIOC_PIN11) | \ + PIN_MODE_ANALOG(GPIOC_PIN12) | \ + PIN_MODE_ANALOG(GPIOC_PIN13) | \ + PIN_MODE_ANALOG(GPIOC_PIN14) | \ + PIN_MODE_ANALOG(GPIOC_PIN15)) +#define VAL_GPIOC_OTYPER (PIN_OTYPE_PUSHPULL(GPIOC_PIN0) | \ PIN_OTYPE_PUSHPULL(GPIOC_PIN1) | \ - PIN_OTYPE_PUSHPULL(GPIOC_ZIO_A7) | \ - PIN_OTYPE_PUSHPULL(GPIOC_ARD_A2) | \ + PIN_OTYPE_PUSHPULL(GPIOC_PIN2) | \ + PIN_OTYPE_PUSHPULL(GPIOC_PIN3) | \ PIN_OTYPE_PUSHPULL(GPIOC_PIN4) | \ PIN_OTYPE_PUSHPULL(GPIOC_PIN5) | \ - PIN_OTYPE_PUSHPULL(GPIOC_ZIO_D16) | \ - PIN_OTYPE_PUSHPULL(GPIOC_ZIO_D21) | \ - PIN_OTYPE_PUSHPULL(GPIOC_ZIO_D43) | \ - PIN_OTYPE_PUSHPULL(GPIOC_ZIO_D44) | \ - PIN_OTYPE_PUSHPULL(GPIOC_ZIO_D45) | \ - PIN_OTYPE_PUSHPULL(GPIOC_ZIO_D46) | \ - PIN_OTYPE_PUSHPULL(GPIOC_ZIO_D47) | \ - PIN_OTYPE_PUSHPULL(GPIOC_BUTTON) | \ - PIN_OTYPE_PUSHPULL(GPIOC_OSC32_IN) | \ - PIN_OTYPE_PUSHPULL(GPIOC_OSC32_OUT)) -#define VAL_GPIOC_OSPEEDR (PIN_OSPEED_HIGH(GPIOC_ARD_A1) | \ + PIN_OTYPE_PUSHPULL(GPIOC_PIN6) | \ + PIN_OTYPE_PUSHPULL(GPIOC_LD1) | \ + PIN_OTYPE_PUSHPULL(GPIOC_PIN8) | \ + PIN_OTYPE_PUSHPULL(GPIOC_PIN9) | \ + PIN_OTYPE_PUSHPULL(GPIOC_PIN10) | \ + PIN_OTYPE_PUSHPULL(GPIOC_PIN11) | \ + PIN_OTYPE_PUSHPULL(GPIOC_PIN12) | \ + PIN_OTYPE_PUSHPULL(GPIOC_PIN13) | \ + PIN_OTYPE_PUSHPULL(GPIOC_PIN14) | \ + PIN_OTYPE_PUSHPULL(GPIOC_PIN15)) +#define VAL_GPIOC_OSPEEDR (PIN_OSPEED_VERYLOW(GPIOC_PIN0) | \ PIN_OSPEED_VERYLOW(GPIOC_PIN1) | \ - PIN_OSPEED_HIGH(GPIOC_ZIO_A7) | \ - PIN_OSPEED_HIGH(GPIOC_ARD_A2) | \ + PIN_OSPEED_VERYLOW(GPIOC_PIN2) | \ + PIN_OSPEED_VERYLOW(GPIOC_PIN3) | \ PIN_OSPEED_VERYLOW(GPIOC_PIN4) | \ PIN_OSPEED_VERYLOW(GPIOC_PIN5) | \ - PIN_OSPEED_HIGH(GPIOC_ZIO_D16) | \ - PIN_OSPEED_HIGH(GPIOC_ZIO_D21) | \ - PIN_OSPEED_HIGH(GPIOC_ZIO_D43) | \ - PIN_OSPEED_HIGH(GPIOC_ZIO_D44) | \ - PIN_OSPEED_HIGH(GPIOC_ZIO_D45) | \ - PIN_OSPEED_HIGH(GPIOC_ZIO_D46) | \ - PIN_OSPEED_HIGH(GPIOC_ZIO_D47) | \ - PIN_OSPEED_HIGH(GPIOC_BUTTON) | \ - PIN_OSPEED_VERYLOW(GPIOC_OSC32_IN) | \ - PIN_OSPEED_VERYLOW(GPIOC_OSC32_OUT)) -#define VAL_GPIOC_PUPDR (PIN_PUPDR_PULLUP(GPIOC_ARD_A1) | \ - PIN_PUPDR_PULLUP(GPIOC_PIN1) | \ - PIN_PUPDR_PULLUP(GPIOC_ZIO_A7) | \ - PIN_PUPDR_PULLUP(GPIOC_ARD_A2) | \ - PIN_PUPDR_PULLUP(GPIOC_PIN4) | \ - PIN_PUPDR_PULLUP(GPIOC_PIN5) | \ - PIN_PUPDR_PULLUP(GPIOC_ZIO_D16) | \ - PIN_PUPDR_PULLUP(GPIOC_ZIO_D21) | \ - PIN_PUPDR_PULLUP(GPIOC_ZIO_D43) | \ - PIN_PUPDR_PULLUP(GPIOC_ZIO_D44) | \ - PIN_PUPDR_PULLUP(GPIOC_ZIO_D45) | \ - PIN_PUPDR_PULLUP(GPIOC_ZIO_D46) | \ - PIN_PUPDR_PULLUP(GPIOC_ZIO_D47) | \ - PIN_PUPDR_FLOATING(GPIOC_BUTTON) | \ - PIN_PUPDR_FLOATING(GPIOC_OSC32_IN) | \ - PIN_PUPDR_FLOATING(GPIOC_OSC32_OUT)) -#define VAL_GPIOC_ODR (PIN_ODR_HIGH(GPIOC_ARD_A1) | \ - PIN_ODR_HIGH(GPIOC_PIN1) | \ - PIN_ODR_HIGH(GPIOC_ZIO_A7) | \ - PIN_ODR_HIGH(GPIOC_ARD_A2) | \ - PIN_ODR_HIGH(GPIOC_PIN4) | \ - PIN_ODR_HIGH(GPIOC_PIN5) | \ - PIN_ODR_HIGH(GPIOC_ZIO_D16) | \ - PIN_ODR_HIGH(GPIOC_ZIO_D21) | \ - PIN_ODR_HIGH(GPIOC_ZIO_D43) | \ - PIN_ODR_HIGH(GPIOC_ZIO_D44) | \ - PIN_ODR_HIGH(GPIOC_ZIO_D45) | \ - PIN_ODR_HIGH(GPIOC_ZIO_D46) | \ - PIN_ODR_HIGH(GPIOC_ZIO_D47) | \ - PIN_ODR_HIGH(GPIOC_BUTTON) | \ - PIN_ODR_HIGH(GPIOC_OSC32_IN) | \ - PIN_ODR_HIGH(GPIOC_OSC32_OUT)) -#define VAL_GPIOC_AFRL (PIN_AFIO_AF(GPIOC_ARD_A1, 0U) | \ + PIN_OSPEED_VERYLOW(GPIOC_PIN6) | \ + PIN_OSPEED_HIGH(GPIOC_LD1) | \ + PIN_OSPEED_VERYLOW(GPIOC_PIN8) | \ + PIN_OSPEED_VERYLOW(GPIOC_PIN9) | \ + PIN_OSPEED_VERYLOW(GPIOC_PIN10) | \ + PIN_OSPEED_VERYLOW(GPIOC_PIN11) | \ + PIN_OSPEED_VERYLOW(GPIOC_PIN12) | \ + PIN_OSPEED_VERYLOW(GPIOC_PIN13) | \ + PIN_OSPEED_VERYLOW(GPIOC_PIN14) | \ + PIN_OSPEED_VERYLOW(GPIOC_PIN15)) +#define VAL_GPIOC_PUPDR (PIN_PUPDR_FLOATING(GPIOC_PIN0) | \ + PIN_PUPDR_FLOATING(GPIOC_PIN1) | \ + PIN_PUPDR_FLOATING(GPIOC_PIN2) | \ + PIN_PUPDR_FLOATING(GPIOC_PIN3) | \ + PIN_PUPDR_FLOATING(GPIOC_PIN4) | \ + PIN_PUPDR_FLOATING(GPIOC_PIN5) | \ + PIN_PUPDR_FLOATING(GPIOC_PIN6) | \ + PIN_PUPDR_FLOATING(GPIOC_LD1) | \ + PIN_PUPDR_FLOATING(GPIOC_PIN8) | \ + PIN_PUPDR_FLOATING(GPIOC_PIN9) | \ + PIN_PUPDR_FLOATING(GPIOC_PIN10) | \ + PIN_PUPDR_FLOATING(GPIOC_PIN11) | \ + PIN_PUPDR_FLOATING(GPIOC_PIN12) | \ + PIN_PUPDR_FLOATING(GPIOC_PIN13) | \ + PIN_PUPDR_FLOATING(GPIOC_PIN14) | \ + PIN_PUPDR_FLOATING(GPIOC_PIN15)) +#define VAL_GPIOC_ODR (PIN_ODR_LOW(GPIOC_PIN0) | \ + PIN_ODR_LOW(GPIOC_PIN1) | \ + PIN_ODR_LOW(GPIOC_PIN2) | \ + PIN_ODR_LOW(GPIOC_PIN3) | \ + PIN_ODR_LOW(GPIOC_PIN4) | \ + PIN_ODR_LOW(GPIOC_PIN5) | \ + PIN_ODR_LOW(GPIOC_PIN6) | \ + PIN_ODR_LOW(GPIOC_LD1) | \ + PIN_ODR_LOW(GPIOC_PIN8) | \ + PIN_ODR_LOW(GPIOC_PIN9) | \ + PIN_ODR_LOW(GPIOC_PIN10) | \ + PIN_ODR_LOW(GPIOC_PIN11) | \ + PIN_ODR_LOW(GPIOC_PIN12) | \ + PIN_ODR_LOW(GPIOC_PIN13) | \ + PIN_ODR_LOW(GPIOC_PIN14) | \ + PIN_ODR_LOW(GPIOC_PIN15)) +#define VAL_GPIOC_AFRL (PIN_AFIO_AF(GPIOC_PIN0, 0U) | \ PIN_AFIO_AF(GPIOC_PIN1, 0U) | \ - PIN_AFIO_AF(GPIOC_ZIO_A7, 0U) | \ - PIN_AFIO_AF(GPIOC_ARD_A2, 0U) | \ + PIN_AFIO_AF(GPIOC_PIN2, 0U) | \ + PIN_AFIO_AF(GPIOC_PIN3, 0U) | \ PIN_AFIO_AF(GPIOC_PIN4, 0U) | \ PIN_AFIO_AF(GPIOC_PIN5, 0U) | \ - PIN_AFIO_AF(GPIOC_ZIO_D16, 0U) | \ - PIN_AFIO_AF(GPIOC_ZIO_D21, 0U)) -#define VAL_GPIOC_AFRH (PIN_AFIO_AF(GPIOC_ZIO_D43, 0U) | \ - PIN_AFIO_AF(GPIOC_ZIO_D44, 0U) | \ - PIN_AFIO_AF(GPIOC_ZIO_D45, 0U) | \ - PIN_AFIO_AF(GPIOC_ZIO_D46, 0U) | \ - PIN_AFIO_AF(GPIOC_ZIO_D47, 0U) | \ - PIN_AFIO_AF(GPIOC_BUTTON, 0U) | \ - PIN_AFIO_AF(GPIOC_OSC32_IN, 0U) | \ - PIN_AFIO_AF(GPIOC_OSC32_OUT, 0U)) -#define VAL_GPIOC_ASCR (PIN_ASCR_DISABLED(GPIOC_ARD_A1) | \ + PIN_AFIO_AF(GPIOC_PIN6, 0U) | \ + PIN_AFIO_AF(GPIOC_LD1, 0U)) +#define VAL_GPIOC_AFRH (PIN_AFIO_AF(GPIOC_PIN8, 0U) | \ + PIN_AFIO_AF(GPIOC_PIN9, 0U) | \ + PIN_AFIO_AF(GPIOC_PIN10, 0U) | \ + PIN_AFIO_AF(GPIOC_PIN11, 0U) | \ + PIN_AFIO_AF(GPIOC_PIN12, 0U) | \ + PIN_AFIO_AF(GPIOC_PIN13, 0U) | \ + PIN_AFIO_AF(GPIOC_PIN14, 0U) | \ + PIN_AFIO_AF(GPIOC_PIN15, 0U)) +#define VAL_GPIOC_ASCR (PIN_ASCR_DISABLED(GPIOC_PIN0) | \ PIN_ASCR_DISABLED(GPIOC_PIN1) | \ - PIN_ASCR_DISABLED(GPIOC_ZIO_A7) | \ - PIN_ASCR_DISABLED(GPIOC_ARD_A2) | \ + PIN_ASCR_DISABLED(GPIOC_PIN2) | \ + PIN_ASCR_DISABLED(GPIOC_PIN3) | \ PIN_ASCR_DISABLED(GPIOC_PIN4) | \ PIN_ASCR_DISABLED(GPIOC_PIN5) | \ - PIN_ASCR_DISABLED(GPIOC_ZIO_D16) | \ - PIN_ASCR_DISABLED(GPIOC_ZIO_D21) | \ - PIN_ASCR_DISABLED(GPIOC_ZIO_D43) | \ - PIN_ASCR_DISABLED(GPIOC_ZIO_D44) | \ - PIN_ASCR_DISABLED(GPIOC_ZIO_D45) | \ - PIN_ASCR_DISABLED(GPIOC_ZIO_D46) | \ - PIN_ASCR_DISABLED(GPIOC_ZIO_D47) | \ - PIN_ASCR_DISABLED(GPIOC_BUTTON) | \ - PIN_ASCR_DISABLED(GPIOC_OSC32_IN) | \ - PIN_ASCR_DISABLED(GPIOC_OSC32_OUT)) -#define VAL_GPIOC_LOCKR (PIN_LOCKR_DISABLED(GPIOC_ARD_A1) | \ + PIN_ASCR_DISABLED(GPIOC_PIN6) | \ + PIN_ASCR_DISABLED(GPIOC_LD1) | \ + PIN_ASCR_DISABLED(GPIOC_PIN8) | \ + PIN_ASCR_DISABLED(GPIOC_PIN9) | \ + PIN_ASCR_DISABLED(GPIOC_PIN10) | \ + PIN_ASCR_DISABLED(GPIOC_PIN11) | \ + PIN_ASCR_DISABLED(GPIOC_PIN12) | \ + PIN_ASCR_DISABLED(GPIOC_PIN13) | \ + PIN_ASCR_DISABLED(GPIOC_PIN14) | \ + PIN_ASCR_DISABLED(GPIOC_PIN15)) +#define VAL_GPIOC_LOCKR (PIN_LOCKR_DISABLED(GPIOC_PIN0) | \ PIN_LOCKR_DISABLED(GPIOC_PIN1) | \ - PIN_LOCKR_DISABLED(GPIOC_ZIO_A7) | \ - PIN_LOCKR_DISABLED(GPIOC_ARD_A2) | \ + PIN_LOCKR_DISABLED(GPIOC_PIN2) | \ + PIN_LOCKR_DISABLED(GPIOC_PIN3) | \ PIN_LOCKR_DISABLED(GPIOC_PIN4) | \ PIN_LOCKR_DISABLED(GPIOC_PIN5) | \ - PIN_LOCKR_DISABLED(GPIOC_ZIO_D16) | \ - PIN_LOCKR_DISABLED(GPIOC_ZIO_D21) | \ - PIN_LOCKR_DISABLED(GPIOC_ZIO_D43) | \ - PIN_LOCKR_DISABLED(GPIOC_ZIO_D44) | \ - PIN_LOCKR_DISABLED(GPIOC_ZIO_D45) | \ - PIN_LOCKR_DISABLED(GPIOC_ZIO_D46) | \ - PIN_LOCKR_DISABLED(GPIOC_ZIO_D47) | \ - PIN_LOCKR_DISABLED(GPIOC_BUTTON) | \ - PIN_LOCKR_DISABLED(GPIOC_OSC32_IN) | \ - PIN_LOCKR_DISABLED(GPIOC_OSC32_OUT)) + PIN_LOCKR_DISABLED(GPIOC_PIN6) | \ + PIN_LOCKR_DISABLED(GPIOC_LD1) | \ + PIN_LOCKR_DISABLED(GPIOC_PIN8) | \ + PIN_LOCKR_DISABLED(GPIOC_PIN9) | \ + PIN_LOCKR_DISABLED(GPIOC_PIN10) | \ + PIN_LOCKR_DISABLED(GPIOC_PIN11) | \ + PIN_LOCKR_DISABLED(GPIOC_PIN12) | \ + PIN_LOCKR_DISABLED(GPIOC_PIN13) | \ + PIN_LOCKR_DISABLED(GPIOC_PIN14) | \ + PIN_LOCKR_DISABLED(GPIOC_PIN15)) /* * GPIOD setup: * - * PD0 - ZIO_D67 CAN1_RX (input pullup). - * PD1 - ZIO_D66 CAN1_TX (input pullup). - * PD2 - ZIO_D48 SDMMC_CMD (input pullup). - * PD3 - ZIO_D55 USART2_CTS (input pullup). - * PD4 - ZIO_D54 USART2_RTS (input pullup). - * PD5 - ZIO_D53 USART2_TX (input pullup). - * PD6 - ZIO_D52 USART2_RX (input pullup). - * PD7 - ZIO_D51 USART2_SCLK (input pullup). - * PD8 - USART3_RX STLK_RX (alternate 7). - * PD9 - USART3_TX STLK_TX (alternate 7). - * PD10 - PIN10 (input pullup). - * PD11 - ZIO_D30 QUADSPI_BK1_IO0 (input pullup). - * PD12 - ZIO_D29 QUADSPI_BK1_IO1 (input pullup). - * PD13 - ZIO_D28 QUADSPI_BK1_IO3 (input pullup). - * PD14 - ARD_D10 SPI1_NSS (input pullup). - * PD15 - ARD_D9 TIM4_CH4 (input pullup). + * PD0 - PIN0 (analog). + * PD1 - PIN1 (analog). + * PD2 - PIN2 (analog). + * PD3 - PIN3 (analog). + * PD4 - PIN4 (analog). + * PD5 - PIN5 (analog). + * PD6 - PIN6 (analog). + * PD7 - PIN7 (analog). + * PD8 - PIN8 (analog). + * PD9 - PIN9 (analog). + * PD10 - PIN10 (analog). + * PD11 - PIN11 (analog). + * PD12 - PIN12 (analog). + * PD13 - PIN13 (analog). + * PD14 - PIN14 (analog). + * PD15 - PIN15 (analog). */ -#define VAL_GPIOD_MODER (PIN_MODE_INPUT(GPIOD_ZIO_D67) | \ - PIN_MODE_INPUT(GPIOD_ZIO_D66) | \ - PIN_MODE_INPUT(GPIOD_ZIO_D48) | \ - PIN_MODE_INPUT(GPIOD_ZIO_D55) | \ - PIN_MODE_INPUT(GPIOD_ZIO_D54) | \ - PIN_MODE_INPUT(GPIOD_ZIO_D53) | \ - PIN_MODE_INPUT(GPIOD_ZIO_D52) | \ - PIN_MODE_INPUT(GPIOD_ZIO_D51) | \ - PIN_MODE_ALTERNATE(GPIOD_USART3_RX) | \ - PIN_MODE_ALTERNATE(GPIOD_USART3_TX) | \ - PIN_MODE_INPUT(GPIOD_PIN10) | \ - PIN_MODE_INPUT(GPIOD_ZIO_D30) | \ - PIN_MODE_INPUT(GPIOD_ZIO_D29) | \ - PIN_MODE_INPUT(GPIOD_ZIO_D28) | \ - PIN_MODE_INPUT(GPIOD_ARD_D10) | \ - PIN_MODE_INPUT(GPIOD_ARD_D9)) -#define VAL_GPIOD_OTYPER (PIN_OTYPE_PUSHPULL(GPIOD_ZIO_D67) | \ - PIN_OTYPE_PUSHPULL(GPIOD_ZIO_D66) | \ - PIN_OTYPE_PUSHPULL(GPIOD_ZIO_D48) | \ - PIN_OTYPE_PUSHPULL(GPIOD_ZIO_D55) | \ - PIN_OTYPE_PUSHPULL(GPIOD_ZIO_D54) | \ - PIN_OTYPE_PUSHPULL(GPIOD_ZIO_D53) | \ - PIN_OTYPE_PUSHPULL(GPIOD_ZIO_D52) | \ - PIN_OTYPE_PUSHPULL(GPIOD_ZIO_D51) | \ - PIN_OTYPE_PUSHPULL(GPIOD_USART3_RX) | \ - PIN_OTYPE_PUSHPULL(GPIOD_USART3_TX) | \ +#define VAL_GPIOD_MODER (PIN_MODE_ANALOG(GPIOD_PIN0) | \ + PIN_MODE_ANALOG(GPIOD_PIN1) | \ + PIN_MODE_ANALOG(GPIOD_PIN2) | \ + PIN_MODE_ANALOG(GPIOD_PIN3) | \ + PIN_MODE_ANALOG(GPIOD_PIN4) | \ + PIN_MODE_ANALOG(GPIOD_PIN5) | \ + PIN_MODE_ANALOG(GPIOD_PIN6) | \ + PIN_MODE_ANALOG(GPIOD_PIN7) | \ + PIN_MODE_ANALOG(GPIOD_PIN8) | \ + PIN_MODE_ANALOG(GPIOD_PIN9) | \ + PIN_MODE_ANALOG(GPIOD_PIN10) | \ + PIN_MODE_ANALOG(GPIOD_PIN11) | \ + PIN_MODE_ANALOG(GPIOD_PIN12) | \ + PIN_MODE_ANALOG(GPIOD_PIN13) | \ + PIN_MODE_ANALOG(GPIOD_PIN14) | \ + PIN_MODE_ANALOG(GPIOD_PIN15)) +#define VAL_GPIOD_OTYPER (PIN_OTYPE_PUSHPULL(GPIOD_PIN0) | \ + PIN_OTYPE_PUSHPULL(GPIOD_PIN1) | \ + PIN_OTYPE_PUSHPULL(GPIOD_PIN2) | \ + PIN_OTYPE_PUSHPULL(GPIOD_PIN3) | \ + PIN_OTYPE_PUSHPULL(GPIOD_PIN4) | \ + PIN_OTYPE_PUSHPULL(GPIOD_PIN5) | \ + PIN_OTYPE_PUSHPULL(GPIOD_PIN6) | \ + PIN_OTYPE_PUSHPULL(GPIOD_PIN7) | \ + PIN_OTYPE_PUSHPULL(GPIOD_PIN8) | \ + PIN_OTYPE_PUSHPULL(GPIOD_PIN9) | \ PIN_OTYPE_PUSHPULL(GPIOD_PIN10) | \ - PIN_OTYPE_PUSHPULL(GPIOD_ZIO_D30) | \ - PIN_OTYPE_PUSHPULL(GPIOD_ZIO_D29) | \ - PIN_OTYPE_PUSHPULL(GPIOD_ZIO_D28) | \ - PIN_OTYPE_PUSHPULL(GPIOD_ARD_D10) | \ - PIN_OTYPE_PUSHPULL(GPIOD_ARD_D9)) -#define VAL_GPIOD_OSPEEDR (PIN_OSPEED_HIGH(GPIOD_ZIO_D67) | \ - PIN_OSPEED_HIGH(GPIOD_ZIO_D66) | \ - PIN_OSPEED_HIGH(GPIOD_ZIO_D48) | \ - PIN_OSPEED_HIGH(GPIOD_ZIO_D55) | \ - PIN_OSPEED_HIGH(GPIOD_ZIO_D54) | \ - PIN_OSPEED_HIGH(GPIOD_ZIO_D53) | \ - PIN_OSPEED_HIGH(GPIOD_ZIO_D52) | \ - PIN_OSPEED_HIGH(GPIOD_ZIO_D51) | \ - PIN_OSPEED_HIGH(GPIOD_USART3_RX) | \ - PIN_OSPEED_HIGH(GPIOD_USART3_TX) | \ + PIN_OTYPE_PUSHPULL(GPIOD_PIN11) | \ + PIN_OTYPE_PUSHPULL(GPIOD_PIN12) | \ + PIN_OTYPE_PUSHPULL(GPIOD_PIN13) | \ + PIN_OTYPE_PUSHPULL(GPIOD_PIN14) | \ + PIN_OTYPE_PUSHPULL(GPIOD_PIN15)) +#define VAL_GPIOD_OSPEEDR (PIN_OSPEED_VERYLOW(GPIOD_PIN0) | \ + PIN_OSPEED_VERYLOW(GPIOD_PIN1) | \ + PIN_OSPEED_VERYLOW(GPIOD_PIN2) | \ + PIN_OSPEED_VERYLOW(GPIOD_PIN3) | \ + PIN_OSPEED_VERYLOW(GPIOD_PIN4) | \ + PIN_OSPEED_VERYLOW(GPIOD_PIN5) | \ + PIN_OSPEED_VERYLOW(GPIOD_PIN6) | \ + PIN_OSPEED_VERYLOW(GPIOD_PIN7) | \ + PIN_OSPEED_VERYLOW(GPIOD_PIN8) | \ + PIN_OSPEED_VERYLOW(GPIOD_PIN9) | \ PIN_OSPEED_VERYLOW(GPIOD_PIN10) | \ - PIN_OSPEED_HIGH(GPIOD_ZIO_D30) | \ - PIN_OSPEED_HIGH(GPIOD_ZIO_D29) | \ - PIN_OSPEED_HIGH(GPIOD_ZIO_D28) | \ - PIN_OSPEED_HIGH(GPIOD_ARD_D10) | \ - PIN_OSPEED_HIGH(GPIOD_ARD_D9)) -#define VAL_GPIOD_PUPDR (PIN_PUPDR_PULLUP(GPIOD_ZIO_D67) | \ - PIN_PUPDR_PULLUP(GPIOD_ZIO_D66) | \ - PIN_PUPDR_PULLUP(GPIOD_ZIO_D48) | \ - PIN_PUPDR_PULLUP(GPIOD_ZIO_D55) | \ - PIN_PUPDR_PULLUP(GPIOD_ZIO_D54) | \ - PIN_PUPDR_PULLUP(GPIOD_ZIO_D53) | \ - PIN_PUPDR_PULLUP(GPIOD_ZIO_D52) | \ - PIN_PUPDR_PULLUP(GPIOD_ZIO_D51) | \ - PIN_PUPDR_FLOATING(GPIOD_USART3_RX) | \ - PIN_PUPDR_FLOATING(GPIOD_USART3_TX) | \ - PIN_PUPDR_PULLUP(GPIOD_PIN10) | \ - PIN_PUPDR_PULLUP(GPIOD_ZIO_D30) | \ - PIN_PUPDR_PULLUP(GPIOD_ZIO_D29) | \ - PIN_PUPDR_PULLUP(GPIOD_ZIO_D28) | \ - PIN_PUPDR_PULLUP(GPIOD_ARD_D10) | \ - PIN_PUPDR_PULLUP(GPIOD_ARD_D9)) -#define VAL_GPIOD_ODR (PIN_ODR_HIGH(GPIOD_ZIO_D67) | \ - PIN_ODR_HIGH(GPIOD_ZIO_D66) | \ - PIN_ODR_HIGH(GPIOD_ZIO_D48) | \ - PIN_ODR_HIGH(GPIOD_ZIO_D55) | \ - PIN_ODR_HIGH(GPIOD_ZIO_D54) | \ - PIN_ODR_HIGH(GPIOD_ZIO_D53) | \ - PIN_ODR_HIGH(GPIOD_ZIO_D52) | \ - PIN_ODR_HIGH(GPIOD_ZIO_D51) | \ - PIN_ODR_HIGH(GPIOD_USART3_RX) | \ - PIN_ODR_HIGH(GPIOD_USART3_TX) | \ - PIN_ODR_HIGH(GPIOD_PIN10) | \ - PIN_ODR_HIGH(GPIOD_ZIO_D30) | \ - PIN_ODR_HIGH(GPIOD_ZIO_D29) | \ - PIN_ODR_HIGH(GPIOD_ZIO_D28) | \ - PIN_ODR_HIGH(GPIOD_ARD_D10) | \ - PIN_ODR_HIGH(GPIOD_ARD_D9)) -#define VAL_GPIOD_AFRL (PIN_AFIO_AF(GPIOD_ZIO_D67, 0U) | \ - PIN_AFIO_AF(GPIOD_ZIO_D66, 0U) | \ - PIN_AFIO_AF(GPIOD_ZIO_D48, 0U) | \ - PIN_AFIO_AF(GPIOD_ZIO_D55, 0U) | \ - PIN_AFIO_AF(GPIOD_ZIO_D54, 0U) | \ - PIN_AFIO_AF(GPIOD_ZIO_D53, 0U) | \ - PIN_AFIO_AF(GPIOD_ZIO_D52, 0U) | \ - PIN_AFIO_AF(GPIOD_ZIO_D51, 0U)) -#define VAL_GPIOD_AFRH (PIN_AFIO_AF(GPIOD_USART3_RX, 7U) | \ - PIN_AFIO_AF(GPIOD_USART3_TX, 7U) | \ + PIN_OSPEED_VERYLOW(GPIOD_PIN11) | \ + PIN_OSPEED_VERYLOW(GPIOD_PIN12) | \ + PIN_OSPEED_VERYLOW(GPIOD_PIN13) | \ + PIN_OSPEED_VERYLOW(GPIOD_PIN14) | \ + PIN_OSPEED_VERYLOW(GPIOD_PIN15)) +#define VAL_GPIOD_PUPDR (PIN_PUPDR_FLOATING(GPIOD_PIN0) | \ + PIN_PUPDR_FLOATING(GPIOD_PIN1) | \ + PIN_PUPDR_FLOATING(GPIOD_PIN2) | \ + PIN_PUPDR_FLOATING(GPIOD_PIN3) | \ + PIN_PUPDR_FLOATING(GPIOD_PIN4) | \ + PIN_PUPDR_FLOATING(GPIOD_PIN5) | \ + PIN_PUPDR_FLOATING(GPIOD_PIN6) | \ + PIN_PUPDR_FLOATING(GPIOD_PIN7) | \ + PIN_PUPDR_FLOATING(GPIOD_PIN8) | \ + PIN_PUPDR_FLOATING(GPIOD_PIN9) | \ + PIN_PUPDR_FLOATING(GPIOD_PIN10) | \ + PIN_PUPDR_FLOATING(GPIOD_PIN11) | \ + PIN_PUPDR_FLOATING(GPIOD_PIN12) | \ + PIN_PUPDR_FLOATING(GPIOD_PIN13) | \ + PIN_PUPDR_FLOATING(GPIOD_PIN14) | \ + PIN_PUPDR_FLOATING(GPIOD_PIN15)) +#define VAL_GPIOD_ODR (PIN_ODR_LOW(GPIOD_PIN0) | \ + PIN_ODR_LOW(GPIOD_PIN1) | \ + PIN_ODR_LOW(GPIOD_PIN2) | \ + PIN_ODR_LOW(GPIOD_PIN3) | \ + PIN_ODR_LOW(GPIOD_PIN4) | \ + PIN_ODR_LOW(GPIOD_PIN5) | \ + PIN_ODR_LOW(GPIOD_PIN6) | \ + PIN_ODR_LOW(GPIOD_PIN7) | \ + PIN_ODR_LOW(GPIOD_PIN8) | \ + PIN_ODR_LOW(GPIOD_PIN9) | \ + PIN_ODR_LOW(GPIOD_PIN10) | \ + PIN_ODR_LOW(GPIOD_PIN11) | \ + PIN_ODR_LOW(GPIOD_PIN12) | \ + PIN_ODR_LOW(GPIOD_PIN13) | \ + PIN_ODR_LOW(GPIOD_PIN14) | \ + PIN_ODR_LOW(GPIOD_PIN15)) +#define VAL_GPIOD_AFRL (PIN_AFIO_AF(GPIOD_PIN0, 0U) | \ + PIN_AFIO_AF(GPIOD_PIN1, 0U) | \ + PIN_AFIO_AF(GPIOD_PIN2, 0U) | \ + PIN_AFIO_AF(GPIOD_PIN3, 0U) | \ + PIN_AFIO_AF(GPIOD_PIN4, 0U) | \ + PIN_AFIO_AF(GPIOD_PIN5, 0U) | \ + PIN_AFIO_AF(GPIOD_PIN6, 0U) | \ + PIN_AFIO_AF(GPIOD_PIN7, 0U)) +#define VAL_GPIOD_AFRH (PIN_AFIO_AF(GPIOD_PIN8, 0U) | \ + PIN_AFIO_AF(GPIOD_PIN9, 0U) | \ PIN_AFIO_AF(GPIOD_PIN10, 0U) | \ - PIN_AFIO_AF(GPIOD_ZIO_D30, 0U) | \ - PIN_AFIO_AF(GPIOD_ZIO_D29, 0U) | \ - PIN_AFIO_AF(GPIOD_ZIO_D28, 0U) | \ - PIN_AFIO_AF(GPIOD_ARD_D10, 0U) | \ - PIN_AFIO_AF(GPIOD_ARD_D9, 0U)) -#define VAL_GPIOD_ASCR (PIN_ASCR_DISABLED(GPIOD_ZIO_D67) | \ - PIN_ASCR_DISABLED(GPIOD_ZIO_D66) | \ - PIN_ASCR_DISABLED(GPIOD_ZIO_D48) | \ - PIN_ASCR_DISABLED(GPIOD_ZIO_D55) | \ - PIN_ASCR_DISABLED(GPIOD_ZIO_D54) | \ - PIN_ASCR_DISABLED(GPIOD_ZIO_D53) | \ - PIN_ASCR_DISABLED(GPIOD_ZIO_D52) | \ - PIN_ASCR_DISABLED(GPIOD_ZIO_D51) | \ - PIN_ASCR_DISABLED(GPIOD_USART3_RX) | \ - PIN_ASCR_DISABLED(GPIOD_USART3_TX) | \ + PIN_AFIO_AF(GPIOD_PIN11, 0U) | \ + PIN_AFIO_AF(GPIOD_PIN12, 0U) | \ + PIN_AFIO_AF(GPIOD_PIN13, 0U) | \ + PIN_AFIO_AF(GPIOD_PIN14, 0U) | \ + PIN_AFIO_AF(GPIOD_PIN15, 0U)) +#define VAL_GPIOD_ASCR (PIN_ASCR_DISABLED(GPIOD_PIN0) | \ + PIN_ASCR_DISABLED(GPIOD_PIN1) | \ + PIN_ASCR_DISABLED(GPIOD_PIN2) | \ + PIN_ASCR_DISABLED(GPIOD_PIN3) | \ + PIN_ASCR_DISABLED(GPIOD_PIN4) | \ + PIN_ASCR_DISABLED(GPIOD_PIN5) | \ + PIN_ASCR_DISABLED(GPIOD_PIN6) | \ + PIN_ASCR_DISABLED(GPIOD_PIN7) | \ + PIN_ASCR_DISABLED(GPIOD_PIN8) | \ + PIN_ASCR_DISABLED(GPIOD_PIN9) | \ PIN_ASCR_DISABLED(GPIOD_PIN10) | \ - PIN_ASCR_DISABLED(GPIOD_ZIO_D30) | \ - PIN_ASCR_DISABLED(GPIOD_ZIO_D29) | \ - PIN_ASCR_DISABLED(GPIOD_ZIO_D28) | \ - PIN_ASCR_DISABLED(GPIOD_ARD_D10) | \ - PIN_ASCR_DISABLED(GPIOD_ARD_D9)) -#define VAL_GPIOD_LOCKR (PIN_LOCKR_DISABLED(GPIOD_ZIO_D67) | \ - PIN_LOCKR_DISABLED(GPIOD_ZIO_D66) | \ - PIN_LOCKR_DISABLED(GPIOD_ZIO_D48) | \ - PIN_LOCKR_DISABLED(GPIOD_ZIO_D55) | \ - PIN_LOCKR_DISABLED(GPIOD_ZIO_D54) | \ - PIN_LOCKR_DISABLED(GPIOD_ZIO_D53) | \ - PIN_LOCKR_DISABLED(GPIOD_ZIO_D52) | \ - PIN_LOCKR_DISABLED(GPIOD_ZIO_D51) | \ - PIN_LOCKR_DISABLED(GPIOD_USART3_RX) | \ - PIN_LOCKR_DISABLED(GPIOD_USART3_TX) | \ + PIN_ASCR_DISABLED(GPIOD_PIN11) | \ + PIN_ASCR_DISABLED(GPIOD_PIN12) | \ + PIN_ASCR_DISABLED(GPIOD_PIN13) | \ + PIN_ASCR_DISABLED(GPIOD_PIN14) | \ + PIN_ASCR_DISABLED(GPIOD_PIN15)) +#define VAL_GPIOD_LOCKR (PIN_LOCKR_DISABLED(GPIOD_PIN0) | \ + PIN_LOCKR_DISABLED(GPIOD_PIN1) | \ + PIN_LOCKR_DISABLED(GPIOD_PIN2) | \ + PIN_LOCKR_DISABLED(GPIOD_PIN3) | \ + PIN_LOCKR_DISABLED(GPIOD_PIN4) | \ + PIN_LOCKR_DISABLED(GPIOD_PIN5) | \ + PIN_LOCKR_DISABLED(GPIOD_PIN6) | \ + PIN_LOCKR_DISABLED(GPIOD_PIN7) | \ + PIN_LOCKR_DISABLED(GPIOD_PIN8) | \ + PIN_LOCKR_DISABLED(GPIOD_PIN9) | \ PIN_LOCKR_DISABLED(GPIOD_PIN10) | \ - PIN_LOCKR_DISABLED(GPIOD_ZIO_D30) | \ - PIN_LOCKR_DISABLED(GPIOD_ZIO_D29) | \ - PIN_LOCKR_DISABLED(GPIOD_ZIO_D28) | \ - PIN_LOCKR_DISABLED(GPIOD_ARD_D10) | \ - PIN_LOCKR_DISABLED(GPIOD_ARD_D9)) + PIN_LOCKR_DISABLED(GPIOD_PIN11) | \ + PIN_LOCKR_DISABLED(GPIOD_PIN12) | \ + PIN_LOCKR_DISABLED(GPIOD_PIN13) | \ + PIN_LOCKR_DISABLED(GPIOD_PIN14) | \ + PIN_LOCKR_DISABLED(GPIOD_PIN15)) /* * GPIOE setup: * - * PE0 - ZIO_D34 TIM4_ETR (input pullup). - * PE1 - PIN1 (input pullup). - * PE2 - ZIO_D31 ZIO_D56 QUADSPI_BK1_IO2(input pullup). - * PE3 - ZIO_D60 SAI1_SD_B (input pullup). - * PE4 - ZIO_D57 SAI1_FS_A (input pullup). - * PE5 - ZIO_D58 SAI1_SCK_A (input pullup). - * PE6 - ZIO_D59 SAI1_SD_A (input pullup). - * PE7 - ZIO_D41 TIM1_ETR (input pullup). - * PE8 - ZIO_D42 TIM1_CH1N (input pullup). - * PE9 - ARD_D6 TIM1_CH1 (input pullup). - * PE10 - ZIO_D40 TIM1_CH2N (input pullup). - * PE11 - ARD_D5 TIM1_CH2 (input pullup). - * PE12 - ZIO_D39 TIM1_CH3N (input pullup). - * PE13 - ARD_D3 TIM1_CH3 (input pullup). - * PE14 - ZIO_D38 (input pullup). - * PE15 - ZIO_D37 TIM1_BKIN1 (input pullup). + * PE0 - PIN0 (analog). + * PE1 - PIN1 (analog). + * PE2 - PIN2 (analog). + * PE3 - PIN3 (analog). + * PE4 - PIN4 (analog). + * PE5 - PIN5 (analog). + * PE6 - PIN6 (analog). + * PE7 - PIN7 (analog). + * PE8 - PIN8 (analog). + * PE9 - PIN9 (analog). + * PE10 - PIN10 (analog). + * PE11 - PIN11 (analog). + * PE12 - PIN12 (analog). + * PE13 - PIN13 (analog). + * PE14 - PIN14 (analog). + * PE15 - PIN15 (analog). */ -#define VAL_GPIOE_MODER (PIN_MODE_INPUT(GPIOE_ZIO_D34) | \ - PIN_MODE_INPUT(GPIOE_PIN1) | \ - PIN_MODE_INPUT(GPIOE_ZIO_D31) | \ - PIN_MODE_INPUT(GPIOE_ZIO_D60) | \ - PIN_MODE_INPUT(GPIOE_ZIO_D57) | \ - PIN_MODE_INPUT(GPIOE_ZIO_D58) | \ - PIN_MODE_INPUT(GPIOE_ZIO_D59) | \ - PIN_MODE_INPUT(GPIOE_ZIO_D41) | \ - PIN_MODE_INPUT(GPIOE_ZIO_D42) | \ - PIN_MODE_INPUT(GPIOE_ARD_D6) | \ - PIN_MODE_INPUT(GPIOE_ZIO_D40) | \ - PIN_MODE_INPUT(GPIOE_ARD_D5) | \ - PIN_MODE_INPUT(GPIOE_ZIO_D39) | \ - PIN_MODE_INPUT(GPIOE_ARD_D3) | \ - PIN_MODE_INPUT(GPIOE_ZIO_D38) | \ - PIN_MODE_INPUT(GPIOE_ZIO_D37)) -#define VAL_GPIOE_OTYPER (PIN_OTYPE_PUSHPULL(GPIOE_ZIO_D34) | \ +#define VAL_GPIOE_MODER (PIN_MODE_ANALOG(GPIOE_PIN0) | \ + PIN_MODE_ANALOG(GPIOE_PIN1) | \ + PIN_MODE_ANALOG(GPIOE_PIN2) | \ + PIN_MODE_ANALOG(GPIOE_PIN3) | \ + PIN_MODE_ANALOG(GPIOE_PIN4) | \ + PIN_MODE_ANALOG(GPIOE_PIN5) | \ + PIN_MODE_ANALOG(GPIOE_PIN6) | \ + PIN_MODE_ANALOG(GPIOE_PIN7) | \ + PIN_MODE_ANALOG(GPIOE_PIN8) | \ + PIN_MODE_ANALOG(GPIOE_PIN9) | \ + PIN_MODE_ANALOG(GPIOE_PIN10) | \ + PIN_MODE_ANALOG(GPIOE_PIN11) | \ + PIN_MODE_ANALOG(GPIOE_PIN12) | \ + PIN_MODE_ANALOG(GPIOE_PIN13) | \ + PIN_MODE_ANALOG(GPIOE_PIN14) | \ + PIN_MODE_ANALOG(GPIOE_PIN15)) +#define VAL_GPIOE_OTYPER (PIN_OTYPE_PUSHPULL(GPIOE_PIN0) | \ PIN_OTYPE_PUSHPULL(GPIOE_PIN1) | \ - PIN_OTYPE_PUSHPULL(GPIOE_ZIO_D31) | \ - PIN_OTYPE_PUSHPULL(GPIOE_ZIO_D60) | \ - PIN_OTYPE_PUSHPULL(GPIOE_ZIO_D57) | \ - PIN_OTYPE_PUSHPULL(GPIOE_ZIO_D58) | \ - PIN_OTYPE_PUSHPULL(GPIOE_ZIO_D59) | \ - PIN_OTYPE_PUSHPULL(GPIOE_ZIO_D41) | \ - PIN_OTYPE_PUSHPULL(GPIOE_ZIO_D42) | \ - PIN_OTYPE_PUSHPULL(GPIOE_ARD_D6) | \ - PIN_OTYPE_PUSHPULL(GPIOE_ZIO_D40) | \ - PIN_OTYPE_PUSHPULL(GPIOE_ARD_D5) | \ - PIN_OTYPE_PUSHPULL(GPIOE_ZIO_D39) | \ - PIN_OTYPE_PUSHPULL(GPIOE_ARD_D3) | \ - PIN_OTYPE_PUSHPULL(GPIOE_ZIO_D38) | \ - PIN_OTYPE_PUSHPULL(GPIOE_ZIO_D37)) -#define VAL_GPIOE_OSPEEDR (PIN_OSPEED_HIGH(GPIOE_ZIO_D34) | \ + PIN_OTYPE_PUSHPULL(GPIOE_PIN2) | \ + PIN_OTYPE_PUSHPULL(GPIOE_PIN3) | \ + PIN_OTYPE_PUSHPULL(GPIOE_PIN4) | \ + PIN_OTYPE_PUSHPULL(GPIOE_PIN5) | \ + PIN_OTYPE_PUSHPULL(GPIOE_PIN6) | \ + PIN_OTYPE_PUSHPULL(GPIOE_PIN7) | \ + PIN_OTYPE_PUSHPULL(GPIOE_PIN8) | \ + PIN_OTYPE_PUSHPULL(GPIOE_PIN9) | \ + PIN_OTYPE_PUSHPULL(GPIOE_PIN10) | \ + PIN_OTYPE_PUSHPULL(GPIOE_PIN11) | \ + PIN_OTYPE_PUSHPULL(GPIOE_PIN12) | \ + PIN_OTYPE_PUSHPULL(GPIOE_PIN13) | \ + PIN_OTYPE_PUSHPULL(GPIOE_PIN14) | \ + PIN_OTYPE_PUSHPULL(GPIOE_PIN15)) +#define VAL_GPIOE_OSPEEDR (PIN_OSPEED_VERYLOW(GPIOE_PIN0) | \ PIN_OSPEED_VERYLOW(GPIOE_PIN1) | \ - PIN_OSPEED_HIGH(GPIOE_ZIO_D31) | \ - PIN_OSPEED_HIGH(GPIOE_ZIO_D60) | \ - PIN_OSPEED_HIGH(GPIOE_ZIO_D57) | \ - PIN_OSPEED_HIGH(GPIOE_ZIO_D58) | \ - PIN_OSPEED_HIGH(GPIOE_ZIO_D59) | \ - PIN_OSPEED_HIGH(GPIOE_ZIO_D41) | \ - PIN_OSPEED_HIGH(GPIOE_ZIO_D42) | \ - PIN_OSPEED_HIGH(GPIOE_ARD_D6) | \ - PIN_OSPEED_HIGH(GPIOE_ZIO_D40) | \ - PIN_OSPEED_HIGH(GPIOE_ARD_D5) | \ - PIN_OSPEED_HIGH(GPIOE_ZIO_D39) | \ - PIN_OSPEED_HIGH(GPIOE_ARD_D3) | \ - PIN_OSPEED_VERYLOW(GPIOE_ZIO_D38) | \ - PIN_OSPEED_HIGH(GPIOE_ZIO_D37)) -#define VAL_GPIOE_PUPDR (PIN_PUPDR_PULLUP(GPIOE_ZIO_D34) | \ - PIN_PUPDR_PULLUP(GPIOE_PIN1) | \ - PIN_PUPDR_PULLUP(GPIOE_ZIO_D31) | \ - PIN_PUPDR_PULLUP(GPIOE_ZIO_D60) | \ - PIN_PUPDR_PULLUP(GPIOE_ZIO_D57) | \ - PIN_PUPDR_PULLUP(GPIOE_ZIO_D58) | \ - PIN_PUPDR_PULLUP(GPIOE_ZIO_D59) | \ - PIN_PUPDR_PULLUP(GPIOE_ZIO_D41) | \ - PIN_PUPDR_PULLUP(GPIOE_ZIO_D42) | \ - PIN_PUPDR_PULLUP(GPIOE_ARD_D6) | \ - PIN_PUPDR_PULLUP(GPIOE_ZIO_D40) | \ - PIN_PUPDR_PULLUP(GPIOE_ARD_D5) | \ - PIN_PUPDR_PULLUP(GPIOE_ZIO_D39) | \ - PIN_PUPDR_PULLUP(GPIOE_ARD_D3) | \ - PIN_PUPDR_PULLUP(GPIOE_ZIO_D38) | \ - PIN_PUPDR_PULLUP(GPIOE_ZIO_D37)) -#define VAL_GPIOE_ODR (PIN_ODR_HIGH(GPIOE_ZIO_D34) | \ - PIN_ODR_HIGH(GPIOE_PIN1) | \ - PIN_ODR_HIGH(GPIOE_ZIO_D31) | \ - PIN_ODR_HIGH(GPIOE_ZIO_D60) | \ - PIN_ODR_HIGH(GPIOE_ZIO_D57) | \ - PIN_ODR_HIGH(GPIOE_ZIO_D58) | \ - PIN_ODR_HIGH(GPIOE_ZIO_D59) | \ - PIN_ODR_HIGH(GPIOE_ZIO_D41) | \ - PIN_ODR_HIGH(GPIOE_ZIO_D42) | \ - PIN_ODR_HIGH(GPIOE_ARD_D6) | \ - PIN_ODR_HIGH(GPIOE_ZIO_D40) | \ - PIN_ODR_HIGH(GPIOE_ARD_D5) | \ - PIN_ODR_HIGH(GPIOE_ZIO_D39) | \ - PIN_ODR_HIGH(GPIOE_ARD_D3) | \ - PIN_ODR_HIGH(GPIOE_ZIO_D38) | \ - PIN_ODR_HIGH(GPIOE_ZIO_D37)) -#define VAL_GPIOE_AFRL (PIN_AFIO_AF(GPIOE_ZIO_D34, 0U) | \ + PIN_OSPEED_VERYLOW(GPIOE_PIN2) | \ + PIN_OSPEED_VERYLOW(GPIOE_PIN3) | \ + PIN_OSPEED_VERYLOW(GPIOE_PIN4) | \ + PIN_OSPEED_VERYLOW(GPIOE_PIN5) | \ + PIN_OSPEED_VERYLOW(GPIOE_PIN6) | \ + PIN_OSPEED_VERYLOW(GPIOE_PIN7) | \ + PIN_OSPEED_VERYLOW(GPIOE_PIN8) | \ + PIN_OSPEED_VERYLOW(GPIOE_PIN9) | \ + PIN_OSPEED_VERYLOW(GPIOE_PIN10) | \ + PIN_OSPEED_VERYLOW(GPIOE_PIN11) | \ + PIN_OSPEED_VERYLOW(GPIOE_PIN12) | \ + PIN_OSPEED_VERYLOW(GPIOE_PIN13) | \ + PIN_OSPEED_VERYLOW(GPIOE_PIN14) | \ + PIN_OSPEED_VERYLOW(GPIOE_PIN15)) +#define VAL_GPIOE_PUPDR (PIN_PUPDR_FLOATING(GPIOE_PIN0) | \ + PIN_PUPDR_FLOATING(GPIOE_PIN1) | \ + PIN_PUPDR_FLOATING(GPIOE_PIN2) | \ + PIN_PUPDR_FLOATING(GPIOE_PIN3) | \ + PIN_PUPDR_FLOATING(GPIOE_PIN4) | \ + PIN_PUPDR_FLOATING(GPIOE_PIN5) | \ + PIN_PUPDR_FLOATING(GPIOE_PIN6) | \ + PIN_PUPDR_FLOATING(GPIOE_PIN7) | \ + PIN_PUPDR_FLOATING(GPIOE_PIN8) | \ + PIN_PUPDR_FLOATING(GPIOE_PIN9) | \ + PIN_PUPDR_FLOATING(GPIOE_PIN10) | \ + PIN_PUPDR_FLOATING(GPIOE_PIN11) | \ + PIN_PUPDR_FLOATING(GPIOE_PIN12) | \ + PIN_PUPDR_FLOATING(GPIOE_PIN13) | \ + PIN_PUPDR_FLOATING(GPIOE_PIN14) | \ + PIN_PUPDR_FLOATING(GPIOE_PIN15)) +#define VAL_GPIOE_ODR (PIN_ODR_LOW(GPIOE_PIN0) | \ + PIN_ODR_LOW(GPIOE_PIN1) | \ + PIN_ODR_LOW(GPIOE_PIN2) | \ + PIN_ODR_LOW(GPIOE_PIN3) | \ + PIN_ODR_LOW(GPIOE_PIN4) | \ + PIN_ODR_LOW(GPIOE_PIN5) | \ + PIN_ODR_LOW(GPIOE_PIN6) | \ + PIN_ODR_LOW(GPIOE_PIN7) | \ + PIN_ODR_LOW(GPIOE_PIN8) | \ + PIN_ODR_LOW(GPIOE_PIN9) | \ + PIN_ODR_LOW(GPIOE_PIN10) | \ + PIN_ODR_LOW(GPIOE_PIN11) | \ + PIN_ODR_LOW(GPIOE_PIN12) | \ + PIN_ODR_LOW(GPIOE_PIN13) | \ + PIN_ODR_LOW(GPIOE_PIN14) | \ + PIN_ODR_LOW(GPIOE_PIN15)) +#define VAL_GPIOE_AFRL (PIN_AFIO_AF(GPIOE_PIN0, 0U) | \ PIN_AFIO_AF(GPIOE_PIN1, 0U) | \ - PIN_AFIO_AF(GPIOE_ZIO_D31, 0U) | \ - PIN_AFIO_AF(GPIOE_ZIO_D60, 0U) | \ - PIN_AFIO_AF(GPIOE_ZIO_D57, 0U) | \ - PIN_AFIO_AF(GPIOE_ZIO_D58, 0U) | \ - PIN_AFIO_AF(GPIOE_ZIO_D59, 0U) | \ - PIN_AFIO_AF(GPIOE_ZIO_D41, 0U)) -#define VAL_GPIOE_AFRH (PIN_AFIO_AF(GPIOE_ZIO_D42, 0U) | \ - PIN_AFIO_AF(GPIOE_ARD_D6, 0U) | \ - PIN_AFIO_AF(GPIOE_ZIO_D40, 0U) | \ - PIN_AFIO_AF(GPIOE_ARD_D5, 0U) | \ - PIN_AFIO_AF(GPIOE_ZIO_D39, 0U) | \ - PIN_AFIO_AF(GPIOE_ARD_D3, 0U) | \ - PIN_AFIO_AF(GPIOE_ZIO_D38, 0U) | \ - PIN_AFIO_AF(GPIOE_ZIO_D37, 0U)) -#define VAL_GPIOE_ASCR (PIN_ASCR_DISABLED(GPIOE_ZIO_D34) | \ + PIN_AFIO_AF(GPIOE_PIN2, 0U) | \ + PIN_AFIO_AF(GPIOE_PIN3, 0U) | \ + PIN_AFIO_AF(GPIOE_PIN4, 0U) | \ + PIN_AFIO_AF(GPIOE_PIN5, 0U) | \ + PIN_AFIO_AF(GPIOE_PIN6, 0U) | \ + PIN_AFIO_AF(GPIOE_PIN7, 0U)) +#define VAL_GPIOE_AFRH (PIN_AFIO_AF(GPIOE_PIN8, 0U) | \ + PIN_AFIO_AF(GPIOE_PIN9, 0U) | \ + PIN_AFIO_AF(GPIOE_PIN10, 0U) | \ + PIN_AFIO_AF(GPIOE_PIN11, 0U) | \ + PIN_AFIO_AF(GPIOE_PIN12, 0U) | \ + PIN_AFIO_AF(GPIOE_PIN13, 0U) | \ + PIN_AFIO_AF(GPIOE_PIN14, 0U) | \ + PIN_AFIO_AF(GPIOE_PIN15, 0U)) +#define VAL_GPIOE_ASCR (PIN_ASCR_DISABLED(GPIOE_PIN0) | \ PIN_ASCR_DISABLED(GPIOE_PIN1) | \ - PIN_ASCR_DISABLED(GPIOE_ZIO_D31) | \ - PIN_ASCR_DISABLED(GPIOE_ZIO_D60) | \ - PIN_ASCR_DISABLED(GPIOE_ZIO_D57) | \ - PIN_ASCR_DISABLED(GPIOE_ZIO_D58) | \ - PIN_ASCR_DISABLED(GPIOE_ZIO_D59) | \ - PIN_ASCR_DISABLED(GPIOE_ZIO_D41) | \ - PIN_ASCR_DISABLED(GPIOE_ZIO_D42) | \ - PIN_ASCR_DISABLED(GPIOE_ARD_D6) | \ - PIN_ASCR_DISABLED(GPIOE_ZIO_D40) | \ - PIN_ASCR_DISABLED(GPIOE_ARD_D5) | \ - PIN_ASCR_DISABLED(GPIOE_ZIO_D39) | \ - PIN_ASCR_DISABLED(GPIOE_ARD_D3) | \ - PIN_ASCR_DISABLED(GPIOE_ZIO_D38) | \ - PIN_ASCR_DISABLED(GPIOE_ZIO_D37)) -#define VAL_GPIOE_LOCKR (PIN_LOCKR_DISABLED(GPIOE_ZIO_D34) | \ + PIN_ASCR_DISABLED(GPIOE_PIN2) | \ + PIN_ASCR_DISABLED(GPIOE_PIN3) | \ + PIN_ASCR_DISABLED(GPIOE_PIN4) | \ + PIN_ASCR_DISABLED(GPIOE_PIN5) | \ + PIN_ASCR_DISABLED(GPIOE_PIN6) | \ + PIN_ASCR_DISABLED(GPIOE_PIN7) | \ + PIN_ASCR_DISABLED(GPIOE_PIN8) | \ + PIN_ASCR_DISABLED(GPIOE_PIN9) | \ + PIN_ASCR_DISABLED(GPIOE_PIN10) | \ + PIN_ASCR_DISABLED(GPIOE_PIN11) | \ + PIN_ASCR_DISABLED(GPIOE_PIN12) | \ + PIN_ASCR_DISABLED(GPIOE_PIN13) | \ + PIN_ASCR_DISABLED(GPIOE_PIN14) | \ + PIN_ASCR_DISABLED(GPIOE_PIN15)) +#define VAL_GPIOE_LOCKR (PIN_LOCKR_DISABLED(GPIOE_PIN0) | \ PIN_LOCKR_DISABLED(GPIOE_PIN1) | \ - PIN_LOCKR_DISABLED(GPIOE_ZIO_D31) | \ - PIN_LOCKR_DISABLED(GPIOE_ZIO_D60) | \ - PIN_LOCKR_DISABLED(GPIOE_ZIO_D57) | \ - PIN_LOCKR_DISABLED(GPIOE_ZIO_D58) | \ - PIN_LOCKR_DISABLED(GPIOE_ZIO_D59) | \ - PIN_LOCKR_DISABLED(GPIOE_ZIO_D41) | \ - PIN_LOCKR_DISABLED(GPIOE_ZIO_D42) | \ - PIN_LOCKR_DISABLED(GPIOE_ARD_D6) | \ - PIN_LOCKR_DISABLED(GPIOE_ZIO_D40) | \ - PIN_LOCKR_DISABLED(GPIOE_ARD_D5) | \ - PIN_LOCKR_DISABLED(GPIOE_ZIO_D39) | \ - PIN_LOCKR_DISABLED(GPIOE_ARD_D3) | \ - PIN_LOCKR_DISABLED(GPIOE_ZIO_D38) | \ - PIN_LOCKR_DISABLED(GPIOE_ZIO_D37)) + PIN_LOCKR_DISABLED(GPIOE_PIN2) | \ + PIN_LOCKR_DISABLED(GPIOE_PIN3) | \ + PIN_LOCKR_DISABLED(GPIOE_PIN4) | \ + PIN_LOCKR_DISABLED(GPIOE_PIN5) | \ + PIN_LOCKR_DISABLED(GPIOE_PIN6) | \ + PIN_LOCKR_DISABLED(GPIOE_PIN7) | \ + PIN_LOCKR_DISABLED(GPIOE_PIN8) | \ + PIN_LOCKR_DISABLED(GPIOE_PIN9) | \ + PIN_LOCKR_DISABLED(GPIOE_PIN10) | \ + PIN_LOCKR_DISABLED(GPIOE_PIN11) | \ + PIN_LOCKR_DISABLED(GPIOE_PIN12) | \ + PIN_LOCKR_DISABLED(GPIOE_PIN13) | \ + PIN_LOCKR_DISABLED(GPIOE_PIN14) | \ + PIN_LOCKR_DISABLED(GPIOE_PIN15)) /* * GPIOF setup: * - * PF0 - ZIO_D68 I2C2_SDA (input pullup). - * PF1 - ZIO_D69 I2C2_SCL (input pullup). - * PF2 - ZIO_D70 I2C2_SMBA (input pullup). - * PF3 - ARD_A3 ADC3_IN9 (input pullup). - * PF4 - ZIO_A8 ADC3_IN14 (input pullup). - * PF5 - ARD_A4 ADC3_IN15 (input pullup). - * PF6 - PIN6 (input pullup). - * PF7 - ZIO_D62 SAI1_MCLK_B (input pullup). - * PF8 - ZIO_D61 SAI1_SCK_B (input pullup). - * PF9 - ZIO_D63 SAI1_FS_B (input pullup). - * PF10 - ARD_A5 ADC3_IN8 (input pullup). - * PF11 - PIN11 (input pullup). - * PF12 - ARD_D8 (input pullup). - * PF13 - ARD_D7 (input pullup). - * PF14 - ARD_D4 (input pullup). - * PF15 - ARD_D2 (input pullup). + * PF0 - PIN0 (analog). + * PF1 - PIN1 (analog). + * PF2 - PIN2 (analog). + * PF3 - PIN3 (analog). + * PF4 - PIN4 (analog). + * PF5 - PIN5 (analog). + * PF6 - PIN6 (analog). + * PF7 - PIN7 (analog). + * PF8 - PIN8 (analog). + * PF9 - PIN9 (analog). + * PF10 - PIN10 (analog). + * PF11 - PIN11 (analog). + * PF12 - PIN12 (analog). + * PF13 - PIN13 (analog). + * PF14 - PIN14 (analog). + * PF15 - PIN15 (analog). */ -#define VAL_GPIOF_MODER (PIN_MODE_INPUT(GPIOF_ZIO_D68) | \ - PIN_MODE_INPUT(GPIOF_ZIO_D69) | \ - PIN_MODE_INPUT(GPIOF_ZIO_D70) | \ - PIN_MODE_INPUT(GPIOF_ARD_A3) | \ - PIN_MODE_INPUT(GPIOF_ZIO_A8) | \ - PIN_MODE_INPUT(GPIOF_ARD_A4) | \ - PIN_MODE_INPUT(GPIOF_PIN6) | \ - PIN_MODE_INPUT(GPIOF_ZIO_D62) | \ - PIN_MODE_INPUT(GPIOF_ZIO_D61) | \ - PIN_MODE_INPUT(GPIOF_ZIO_D63) | \ - PIN_MODE_INPUT(GPIOF_ARD_A5) | \ - PIN_MODE_INPUT(GPIOF_PIN11) | \ - PIN_MODE_INPUT(GPIOF_ARD_D8) | \ - PIN_MODE_INPUT(GPIOF_ARD_D7) | \ - PIN_MODE_INPUT(GPIOF_ARD_D4) | \ - PIN_MODE_INPUT(GPIOF_ARD_D2)) -#define VAL_GPIOF_OTYPER (PIN_OTYPE_PUSHPULL(GPIOF_ZIO_D68) | \ - PIN_OTYPE_PUSHPULL(GPIOF_ZIO_D69) | \ - PIN_OTYPE_PUSHPULL(GPIOF_ZIO_D70) | \ - PIN_OTYPE_PUSHPULL(GPIOF_ARD_A3) | \ - PIN_OTYPE_PUSHPULL(GPIOF_ZIO_A8) | \ - PIN_OTYPE_PUSHPULL(GPIOF_ARD_A4) | \ +#define VAL_GPIOF_MODER (PIN_MODE_ANALOG(GPIOF_PIN0) | \ + PIN_MODE_ANALOG(GPIOF_PIN1) | \ + PIN_MODE_ANALOG(GPIOF_PIN2) | \ + PIN_MODE_ANALOG(GPIOF_PIN3) | \ + PIN_MODE_ANALOG(GPIOF_PIN4) | \ + PIN_MODE_ANALOG(GPIOF_PIN5) | \ + PIN_MODE_ANALOG(GPIOF_PIN6) | \ + PIN_MODE_ANALOG(GPIOF_PIN7) | \ + PIN_MODE_ANALOG(GPIOF_PIN8) | \ + PIN_MODE_ANALOG(GPIOF_PIN9) | \ + PIN_MODE_ANALOG(GPIOF_PIN10) | \ + PIN_MODE_ANALOG(GPIOF_PIN11) | \ + PIN_MODE_ANALOG(GPIOF_PIN12) | \ + PIN_MODE_ANALOG(GPIOF_PIN13) | \ + PIN_MODE_ANALOG(GPIOF_PIN14) | \ + PIN_MODE_ANALOG(GPIOF_PIN15)) +#define VAL_GPIOF_OTYPER (PIN_OTYPE_PUSHPULL(GPIOF_PIN0) | \ + PIN_OTYPE_PUSHPULL(GPIOF_PIN1) | \ + PIN_OTYPE_PUSHPULL(GPIOF_PIN2) | \ + PIN_OTYPE_PUSHPULL(GPIOF_PIN3) | \ + PIN_OTYPE_PUSHPULL(GPIOF_PIN4) | \ + PIN_OTYPE_PUSHPULL(GPIOF_PIN5) | \ PIN_OTYPE_PUSHPULL(GPIOF_PIN6) | \ - PIN_OTYPE_PUSHPULL(GPIOF_ZIO_D62) | \ - PIN_OTYPE_PUSHPULL(GPIOF_ZIO_D61) | \ - PIN_OTYPE_PUSHPULL(GPIOF_ZIO_D63) | \ - PIN_OTYPE_PUSHPULL(GPIOF_ARD_A5) | \ + PIN_OTYPE_PUSHPULL(GPIOF_PIN7) | \ + PIN_OTYPE_PUSHPULL(GPIOF_PIN8) | \ + PIN_OTYPE_PUSHPULL(GPIOF_PIN9) | \ + PIN_OTYPE_PUSHPULL(GPIOF_PIN10) | \ PIN_OTYPE_PUSHPULL(GPIOF_PIN11) | \ - PIN_OTYPE_PUSHPULL(GPIOF_ARD_D8) | \ - PIN_OTYPE_PUSHPULL(GPIOF_ARD_D7) | \ - PIN_OTYPE_PUSHPULL(GPIOF_ARD_D4) | \ - PIN_OTYPE_PUSHPULL(GPIOF_ARD_D2)) -#define VAL_GPIOF_OSPEEDR (PIN_OSPEED_HIGH(GPIOF_ZIO_D68) | \ - PIN_OSPEED_HIGH(GPIOF_ZIO_D69) | \ - PIN_OSPEED_HIGH(GPIOF_ZIO_D70) | \ - PIN_OSPEED_HIGH(GPIOF_ARD_A3) | \ - PIN_OSPEED_HIGH(GPIOF_ZIO_A8) | \ - PIN_OSPEED_HIGH(GPIOF_ARD_A4) | \ + PIN_OTYPE_PUSHPULL(GPIOF_PIN12) | \ + PIN_OTYPE_PUSHPULL(GPIOF_PIN13) | \ + PIN_OTYPE_PUSHPULL(GPIOF_PIN14) | \ + PIN_OTYPE_PUSHPULL(GPIOF_PIN15)) +#define VAL_GPIOF_OSPEEDR (PIN_OSPEED_VERYLOW(GPIOF_PIN0) | \ + PIN_OSPEED_VERYLOW(GPIOF_PIN1) | \ + PIN_OSPEED_VERYLOW(GPIOF_PIN2) | \ + PIN_OSPEED_VERYLOW(GPIOF_PIN3) | \ + PIN_OSPEED_VERYLOW(GPIOF_PIN4) | \ + PIN_OSPEED_VERYLOW(GPIOF_PIN5) | \ PIN_OSPEED_VERYLOW(GPIOF_PIN6) | \ - PIN_OSPEED_HIGH(GPIOF_ZIO_D62) | \ - PIN_OSPEED_HIGH(GPIOF_ZIO_D61) | \ - PIN_OSPEED_HIGH(GPIOF_ZIO_D63) | \ - PIN_OSPEED_HIGH(GPIOF_ARD_A5) | \ + PIN_OSPEED_VERYLOW(GPIOF_PIN7) | \ + PIN_OSPEED_VERYLOW(GPIOF_PIN8) | \ + PIN_OSPEED_VERYLOW(GPIOF_PIN9) | \ + PIN_OSPEED_VERYLOW(GPIOF_PIN10) | \ PIN_OSPEED_VERYLOW(GPIOF_PIN11) | \ - PIN_OSPEED_VERYLOW(GPIOF_ARD_D8) | \ - PIN_OSPEED_VERYLOW(GPIOF_ARD_D7) | \ - PIN_OSPEED_VERYLOW(GPIOF_ARD_D4) | \ - PIN_OSPEED_VERYLOW(GPIOF_ARD_D2)) -#define VAL_GPIOF_PUPDR (PIN_PUPDR_PULLUP(GPIOF_ZIO_D68) | \ - PIN_PUPDR_PULLUP(GPIOF_ZIO_D69) | \ - PIN_PUPDR_PULLUP(GPIOF_ZIO_D70) | \ - PIN_PUPDR_PULLUP(GPIOF_ARD_A3) | \ - PIN_PUPDR_PULLUP(GPIOF_ZIO_A8) | \ - PIN_PUPDR_PULLUP(GPIOF_ARD_A4) | \ - PIN_PUPDR_PULLUP(GPIOF_PIN6) | \ - PIN_PUPDR_PULLUP(GPIOF_ZIO_D62) | \ - PIN_PUPDR_PULLUP(GPIOF_ZIO_D61) | \ - PIN_PUPDR_PULLUP(GPIOF_ZIO_D63) | \ - PIN_PUPDR_PULLUP(GPIOF_ARD_A5) | \ - PIN_PUPDR_PULLUP(GPIOF_PIN11) | \ - PIN_PUPDR_PULLUP(GPIOF_ARD_D8) | \ - PIN_PUPDR_PULLUP(GPIOF_ARD_D7) | \ - PIN_PUPDR_PULLUP(GPIOF_ARD_D4) | \ - PIN_PUPDR_PULLUP(GPIOF_ARD_D2)) -#define VAL_GPIOF_ODR (PIN_ODR_HIGH(GPIOF_ZIO_D68) | \ - PIN_ODR_HIGH(GPIOF_ZIO_D69) | \ - PIN_ODR_HIGH(GPIOF_ZIO_D70) | \ - PIN_ODR_HIGH(GPIOF_ARD_A3) | \ - PIN_ODR_HIGH(GPIOF_ZIO_A8) | \ - PIN_ODR_HIGH(GPIOF_ARD_A4) | \ - PIN_ODR_HIGH(GPIOF_PIN6) | \ - PIN_ODR_HIGH(GPIOF_ZIO_D62) | \ - PIN_ODR_HIGH(GPIOF_ZIO_D61) | \ - PIN_ODR_HIGH(GPIOF_ZIO_D63) | \ - PIN_ODR_HIGH(GPIOF_ARD_A5) | \ - PIN_ODR_HIGH(GPIOF_PIN11) | \ - PIN_ODR_HIGH(GPIOF_ARD_D8) | \ - PIN_ODR_HIGH(GPIOF_ARD_D7) | \ - PIN_ODR_HIGH(GPIOF_ARD_D4) | \ - PIN_ODR_HIGH(GPIOF_ARD_D2)) -#define VAL_GPIOF_AFRL (PIN_AFIO_AF(GPIOF_ZIO_D68, 0U) | \ - PIN_AFIO_AF(GPIOF_ZIO_D69, 0U) | \ - PIN_AFIO_AF(GPIOF_ZIO_D70, 0U) | \ - PIN_AFIO_AF(GPIOF_ARD_A3, 0U) | \ - PIN_AFIO_AF(GPIOF_ZIO_A8, 0U) | \ - PIN_AFIO_AF(GPIOF_ARD_A4, 0U) | \ + PIN_OSPEED_VERYLOW(GPIOF_PIN12) | \ + PIN_OSPEED_VERYLOW(GPIOF_PIN13) | \ + PIN_OSPEED_VERYLOW(GPIOF_PIN14) | \ + PIN_OSPEED_VERYLOW(GPIOF_PIN15)) +#define VAL_GPIOF_PUPDR (PIN_PUPDR_FLOATING(GPIOF_PIN0) | \ + PIN_PUPDR_FLOATING(GPIOF_PIN1) | \ + PIN_PUPDR_FLOATING(GPIOF_PIN2) | \ + PIN_PUPDR_FLOATING(GPIOF_PIN3) | \ + PIN_PUPDR_FLOATING(GPIOF_PIN4) | \ + PIN_PUPDR_FLOATING(GPIOF_PIN5) | \ + PIN_PUPDR_FLOATING(GPIOF_PIN6) | \ + PIN_PUPDR_FLOATING(GPIOF_PIN7) | \ + PIN_PUPDR_FLOATING(GPIOF_PIN8) | \ + PIN_PUPDR_FLOATING(GPIOF_PIN9) | \ + PIN_PUPDR_FLOATING(GPIOF_PIN10) | \ + PIN_PUPDR_FLOATING(GPIOF_PIN11) | \ + PIN_PUPDR_FLOATING(GPIOF_PIN12) | \ + PIN_PUPDR_FLOATING(GPIOF_PIN13) | \ + PIN_PUPDR_FLOATING(GPIOF_PIN14) | \ + PIN_PUPDR_FLOATING(GPIOF_PIN15)) +#define VAL_GPIOF_ODR (PIN_ODR_LOW(GPIOF_PIN0) | \ + PIN_ODR_LOW(GPIOF_PIN1) | \ + PIN_ODR_LOW(GPIOF_PIN2) | \ + PIN_ODR_LOW(GPIOF_PIN3) | \ + PIN_ODR_LOW(GPIOF_PIN4) | \ + PIN_ODR_LOW(GPIOF_PIN5) | \ + PIN_ODR_LOW(GPIOF_PIN6) | \ + PIN_ODR_LOW(GPIOF_PIN7) | \ + PIN_ODR_LOW(GPIOF_PIN8) | \ + PIN_ODR_LOW(GPIOF_PIN9) | \ + PIN_ODR_LOW(GPIOF_PIN10) | \ + PIN_ODR_LOW(GPIOF_PIN11) | \ + PIN_ODR_LOW(GPIOF_PIN12) | \ + PIN_ODR_LOW(GPIOF_PIN13) | \ + PIN_ODR_LOW(GPIOF_PIN14) | \ + PIN_ODR_LOW(GPIOF_PIN15)) +#define VAL_GPIOF_AFRL (PIN_AFIO_AF(GPIOF_PIN0, 0U) | \ + PIN_AFIO_AF(GPIOF_PIN1, 0U) | \ + PIN_AFIO_AF(GPIOF_PIN2, 0U) | \ + PIN_AFIO_AF(GPIOF_PIN3, 0U) | \ + PIN_AFIO_AF(GPIOF_PIN4, 0U) | \ + PIN_AFIO_AF(GPIOF_PIN5, 0U) | \ PIN_AFIO_AF(GPIOF_PIN6, 0U) | \ - PIN_AFIO_AF(GPIOF_ZIO_D62, 0U)) -#define VAL_GPIOF_AFRH (PIN_AFIO_AF(GPIOF_ZIO_D61, 0U) | \ - PIN_AFIO_AF(GPIOF_ZIO_D63, 0U) | \ - PIN_AFIO_AF(GPIOF_ARD_A5, 0U) | \ + PIN_AFIO_AF(GPIOF_PIN7, 0U)) +#define VAL_GPIOF_AFRH (PIN_AFIO_AF(GPIOF_PIN8, 0U) | \ + PIN_AFIO_AF(GPIOF_PIN9, 0U) | \ + PIN_AFIO_AF(GPIOF_PIN10, 0U) | \ PIN_AFIO_AF(GPIOF_PIN11, 0U) | \ - PIN_AFIO_AF(GPIOF_ARD_D8, 0U) | \ - PIN_AFIO_AF(GPIOF_ARD_D7, 0U) | \ - PIN_AFIO_AF(GPIOF_ARD_D4, 0U) | \ - PIN_AFIO_AF(GPIOF_ARD_D2, 0U)) -#define VAL_GPIOF_ASCR (PIN_ASCR_DISABLED(GPIOF_ZIO_D68) | \ - PIN_ASCR_DISABLED(GPIOF_ZIO_D69) | \ - PIN_ASCR_DISABLED(GPIOF_ZIO_D70) | \ - PIN_ASCR_DISABLED(GPIOF_ARD_A3) | \ - PIN_ASCR_DISABLED(GPIOF_ZIO_A8) | \ - PIN_ASCR_DISABLED(GPIOF_ARD_A4) | \ + PIN_AFIO_AF(GPIOF_PIN12, 0U) | \ + PIN_AFIO_AF(GPIOF_PIN13, 0U) | \ + PIN_AFIO_AF(GPIOF_PIN14, 0U) | \ + PIN_AFIO_AF(GPIOF_PIN15, 0U)) +#define VAL_GPIOF_ASCR (PIN_ASCR_DISABLED(GPIOF_PIN0) | \ + PIN_ASCR_DISABLED(GPIOF_PIN1) | \ + PIN_ASCR_DISABLED(GPIOF_PIN2) | \ + PIN_ASCR_DISABLED(GPIOF_PIN3) | \ + PIN_ASCR_DISABLED(GPIOF_PIN4) | \ + PIN_ASCR_DISABLED(GPIOF_PIN5) | \ PIN_ASCR_DISABLED(GPIOF_PIN6) | \ - PIN_ASCR_DISABLED(GPIOF_ZIO_D62) | \ - PIN_ASCR_DISABLED(GPIOF_ZIO_D61) | \ - PIN_ASCR_DISABLED(GPIOF_ZIO_D63) | \ - PIN_ASCR_DISABLED(GPIOF_ARD_A5) | \ + PIN_ASCR_DISABLED(GPIOF_PIN7) | \ + PIN_ASCR_DISABLED(GPIOF_PIN8) | \ + PIN_ASCR_DISABLED(GPIOF_PIN9) | \ + PIN_ASCR_DISABLED(GPIOF_PIN10) | \ PIN_ASCR_DISABLED(GPIOF_PIN11) | \ - PIN_ASCR_DISABLED(GPIOF_ARD_D8) | \ - PIN_ASCR_DISABLED(GPIOF_ARD_D7) | \ - PIN_ASCR_DISABLED(GPIOF_ARD_D4) | \ - PIN_ASCR_DISABLED(GPIOF_ARD_D2)) -#define VAL_GPIOF_LOCKR (PIN_LOCKR_DISABLED(GPIOF_ZIO_D68) | \ - PIN_LOCKR_DISABLED(GPIOF_ZIO_D69) | \ - PIN_LOCKR_DISABLED(GPIOF_ZIO_D70) | \ - PIN_LOCKR_DISABLED(GPIOF_ARD_A3) | \ - PIN_LOCKR_DISABLED(GPIOF_ZIO_A8) | \ - PIN_LOCKR_DISABLED(GPIOF_ARD_A4) | \ + PIN_ASCR_DISABLED(GPIOF_PIN12) | \ + PIN_ASCR_DISABLED(GPIOF_PIN13) | \ + PIN_ASCR_DISABLED(GPIOF_PIN14) | \ + PIN_ASCR_DISABLED(GPIOF_PIN15)) +#define VAL_GPIOF_LOCKR (PIN_LOCKR_DISABLED(GPIOF_PIN0) | \ + PIN_LOCKR_DISABLED(GPIOF_PIN1) | \ + PIN_LOCKR_DISABLED(GPIOF_PIN2) | \ + PIN_LOCKR_DISABLED(GPIOF_PIN3) | \ + PIN_LOCKR_DISABLED(GPIOF_PIN4) | \ + PIN_LOCKR_DISABLED(GPIOF_PIN5) | \ PIN_LOCKR_DISABLED(GPIOF_PIN6) | \ - PIN_LOCKR_DISABLED(GPIOF_ZIO_D62) | \ - PIN_LOCKR_DISABLED(GPIOF_ZIO_D61) | \ - PIN_LOCKR_DISABLED(GPIOF_ZIO_D63) | \ - PIN_LOCKR_DISABLED(GPIOF_ARD_A5) | \ + PIN_LOCKR_DISABLED(GPIOF_PIN7) | \ + PIN_LOCKR_DISABLED(GPIOF_PIN8) | \ + PIN_LOCKR_DISABLED(GPIOF_PIN9) | \ + PIN_LOCKR_DISABLED(GPIOF_PIN10) | \ PIN_LOCKR_DISABLED(GPIOF_PIN11) | \ - PIN_LOCKR_DISABLED(GPIOF_ARD_D8) | \ - PIN_LOCKR_DISABLED(GPIOF_ARD_D7) | \ - PIN_LOCKR_DISABLED(GPIOF_ARD_D4) | \ - PIN_LOCKR_DISABLED(GPIOF_ARD_D2)) + PIN_LOCKR_DISABLED(GPIOF_PIN12) | \ + PIN_LOCKR_DISABLED(GPIOF_PIN13) | \ + PIN_LOCKR_DISABLED(GPIOF_PIN14) | \ + PIN_LOCKR_DISABLED(GPIOF_PIN15)) /* * GPIOG setup: * - * PG0 - ZIO_D65 (input pullup). - * PG1 - ZIO_D64 (input pullup). - * PG2 - ZIO_D49 (input pullup). - * PG3 - ZIO_D50 (input pullup). - * PG4 - PIN4 (input pullup). - * PG5 - PIN5 (input pullup). - * PG6 - USB_GPIO_OUT (output pushpull maximum). - * PG7 - USB_GPIO_IN (input pullup). - * PG8 - PIN8 (input pullup). - * PG9 - ARD_D0 USART6_RX (input pullup). - * PG10 - PIN10 (input pullup). - * PG11 - PIN11 (input pullup). - * PG12 - PIN12 (input pullup). - * PG13 - PIN13 (input pullup). - * PG14 - ARD_D1 USART6_TX (input pullup). - * PG15 - PIN15 (input pullup). + * PG0 - PIN0 (analog). + * PG1 - PIN1 (analog). + * PG2 - PIN2 (analog). + * PG3 - PIN3 (analog). + * PG4 - PIN4 (analog). + * PG5 - USB_OVER_CURRENT (input floating). + * PG6 - USB_POWER_SWITCH_ON (output pushpull maximum). + * PG7 - LPUART1_TX (alternate 8). + * PG8 - LPUART1_RX (alternate 8). + * PG9 - PIN9 (analog). + * PG10 - PIN10 (analog). + * PG11 - PIN11 (analog). + * PG12 - PIN12 (analog). + * PG13 - PIN13 (analog). + * PG14 - PIN14 (analog). + * PG15 - PIN15 (analog). */ -#define VAL_GPIOG_MODER (PIN_MODE_INPUT(GPIOG_ZIO_D65) | \ - PIN_MODE_INPUT(GPIOG_ZIO_D64) | \ - PIN_MODE_INPUT(GPIOG_ZIO_D49) | \ - PIN_MODE_INPUT(GPIOG_ZIO_D50) | \ - PIN_MODE_INPUT(GPIOG_PIN4) | \ - PIN_MODE_INPUT(GPIOG_PIN5) | \ - PIN_MODE_OUTPUT(GPIOG_USB_GPIO_OUT) | \ - PIN_MODE_INPUT(GPIOG_USB_GPIO_IN) | \ - PIN_MODE_INPUT(GPIOG_PIN8) | \ - PIN_MODE_INPUT(GPIOG_ARD_D0) | \ - PIN_MODE_INPUT(GPIOG_PIN10) | \ - PIN_MODE_INPUT(GPIOG_PIN11) | \ - PIN_MODE_INPUT(GPIOG_PIN12) | \ - PIN_MODE_INPUT(GPIOG_PIN13) | \ - PIN_MODE_INPUT(GPIOG_ARD_D1) | \ - PIN_MODE_INPUT(GPIOG_PIN15)) -#define VAL_GPIOG_OTYPER (PIN_OTYPE_PUSHPULL(GPIOG_ZIO_D65) | \ - PIN_OTYPE_PUSHPULL(GPIOG_ZIO_D64) | \ - PIN_OTYPE_PUSHPULL(GPIOG_ZIO_D49) | \ - PIN_OTYPE_PUSHPULL(GPIOG_ZIO_D50) | \ +#define VAL_GPIOG_MODER (PIN_MODE_ANALOG(GPIOG_PIN0) | \ + PIN_MODE_ANALOG(GPIOG_PIN1) | \ + PIN_MODE_ANALOG(GPIOG_PIN2) | \ + PIN_MODE_ANALOG(GPIOG_PIN3) | \ + PIN_MODE_ANALOG(GPIOG_PIN4) | \ + PIN_MODE_INPUT(GPIOG_USB_OVER_CURRENT) |\ + PIN_MODE_OUTPUT(GPIOG_USB_POWER_SWITCH_ON) |\ + PIN_MODE_ALTERNATE(GPIOG_LPUART1_TX) | \ + PIN_MODE_ALTERNATE(GPIOG_LPUART1_RX) | \ + PIN_MODE_ANALOG(GPIOG_PIN9) | \ + PIN_MODE_ANALOG(GPIOG_PIN10) | \ + PIN_MODE_ANALOG(GPIOG_PIN11) | \ + PIN_MODE_ANALOG(GPIOG_PIN12) | \ + PIN_MODE_ANALOG(GPIOG_PIN13) | \ + PIN_MODE_ANALOG(GPIOG_PIN14) | \ + PIN_MODE_ANALOG(GPIOG_PIN15)) +#define VAL_GPIOG_OTYPER (PIN_OTYPE_PUSHPULL(GPIOG_PIN0) | \ + PIN_OTYPE_PUSHPULL(GPIOG_PIN1) | \ + PIN_OTYPE_PUSHPULL(GPIOG_PIN2) | \ + PIN_OTYPE_PUSHPULL(GPIOG_PIN3) | \ PIN_OTYPE_PUSHPULL(GPIOG_PIN4) | \ - PIN_OTYPE_PUSHPULL(GPIOG_PIN5) | \ - PIN_OTYPE_PUSHPULL(GPIOG_USB_GPIO_OUT) |\ - PIN_OTYPE_PUSHPULL(GPIOG_USB_GPIO_IN) |\ - PIN_OTYPE_PUSHPULL(GPIOG_PIN8) | \ - PIN_OTYPE_PUSHPULL(GPIOG_ARD_D0) | \ + PIN_OTYPE_PUSHPULL(GPIOG_USB_OVER_CURRENT) |\ + PIN_OTYPE_PUSHPULL(GPIOG_USB_POWER_SWITCH_ON) |\ + PIN_OTYPE_PUSHPULL(GPIOG_LPUART1_TX) | \ + PIN_OTYPE_PUSHPULL(GPIOG_LPUART1_RX) | \ + PIN_OTYPE_PUSHPULL(GPIOG_PIN9) | \ PIN_OTYPE_PUSHPULL(GPIOG_PIN10) | \ PIN_OTYPE_PUSHPULL(GPIOG_PIN11) | \ PIN_OTYPE_PUSHPULL(GPIOG_PIN12) | \ PIN_OTYPE_PUSHPULL(GPIOG_PIN13) | \ - PIN_OTYPE_PUSHPULL(GPIOG_ARD_D1) | \ + PIN_OTYPE_PUSHPULL(GPIOG_PIN14) | \ PIN_OTYPE_PUSHPULL(GPIOG_PIN15)) -#define VAL_GPIOG_OSPEEDR (PIN_OSPEED_VERYLOW(GPIOG_ZIO_D65) | \ - PIN_OSPEED_VERYLOW(GPIOG_ZIO_D64) | \ - PIN_OSPEED_VERYLOW(GPIOG_ZIO_D49) | \ - PIN_OSPEED_VERYLOW(GPIOG_ZIO_D50) | \ +#define VAL_GPIOG_OSPEEDR (PIN_OSPEED_VERYLOW(GPIOG_PIN0) | \ + PIN_OSPEED_VERYLOW(GPIOG_PIN1) | \ + PIN_OSPEED_VERYLOW(GPIOG_PIN2) | \ + PIN_OSPEED_VERYLOW(GPIOG_PIN3) | \ PIN_OSPEED_VERYLOW(GPIOG_PIN4) | \ - PIN_OSPEED_VERYLOW(GPIOG_PIN5) | \ - PIN_OSPEED_HIGH(GPIOG_USB_GPIO_OUT) | \ - PIN_OSPEED_HIGH(GPIOG_USB_GPIO_IN) | \ - PIN_OSPEED_VERYLOW(GPIOG_PIN8) | \ - PIN_OSPEED_HIGH(GPIOG_ARD_D0) | \ + PIN_OSPEED_VERYLOW(GPIOG_USB_OVER_CURRENT) |\ + PIN_OSPEED_HIGH(GPIOG_USB_POWER_SWITCH_ON) |\ + PIN_OSPEED_VERYLOW(GPIOG_LPUART1_TX) | \ + PIN_OSPEED_VERYLOW(GPIOG_LPUART1_RX) | \ + PIN_OSPEED_VERYLOW(GPIOG_PIN9) | \ PIN_OSPEED_VERYLOW(GPIOG_PIN10) | \ PIN_OSPEED_VERYLOW(GPIOG_PIN11) | \ PIN_OSPEED_VERYLOW(GPIOG_PIN12) | \ PIN_OSPEED_VERYLOW(GPIOG_PIN13) | \ - PIN_OSPEED_HIGH(GPIOG_ARD_D1) | \ + PIN_OSPEED_VERYLOW(GPIOG_PIN14) | \ PIN_OSPEED_VERYLOW(GPIOG_PIN15)) -#define VAL_GPIOG_PUPDR (PIN_PUPDR_PULLUP(GPIOG_ZIO_D65) | \ - PIN_PUPDR_PULLUP(GPIOG_ZIO_D64) | \ - PIN_PUPDR_PULLUP(GPIOG_ZIO_D49) | \ - PIN_PUPDR_PULLUP(GPIOG_ZIO_D50) | \ - PIN_PUPDR_PULLUP(GPIOG_PIN4) | \ - PIN_PUPDR_PULLUP(GPIOG_PIN5) | \ - PIN_PUPDR_PULLUP(GPIOG_USB_GPIO_OUT) | \ - PIN_PUPDR_PULLUP(GPIOG_USB_GPIO_IN) | \ - PIN_PUPDR_PULLUP(GPIOG_PIN8) | \ - PIN_PUPDR_PULLUP(GPIOG_ARD_D0) | \ - PIN_PUPDR_PULLUP(GPIOG_PIN10) | \ - PIN_PUPDR_PULLUP(GPIOG_PIN11) | \ - PIN_PUPDR_PULLUP(GPIOG_PIN12) | \ - PIN_PUPDR_PULLUP(GPIOG_PIN13) | \ - PIN_PUPDR_PULLUP(GPIOG_ARD_D1) | \ - PIN_PUPDR_PULLUP(GPIOG_PIN15)) -#define VAL_GPIOG_ODR (PIN_ODR_HIGH(GPIOG_ZIO_D65) | \ - PIN_ODR_HIGH(GPIOG_ZIO_D64) | \ - PIN_ODR_HIGH(GPIOG_ZIO_D49) | \ - PIN_ODR_HIGH(GPIOG_ZIO_D50) | \ - PIN_ODR_HIGH(GPIOG_PIN4) | \ - PIN_ODR_HIGH(GPIOG_PIN5) | \ - PIN_ODR_HIGH(GPIOG_USB_GPIO_OUT) | \ - PIN_ODR_HIGH(GPIOG_USB_GPIO_IN) | \ - PIN_ODR_HIGH(GPIOG_PIN8) | \ - PIN_ODR_HIGH(GPIOG_ARD_D0) | \ - PIN_ODR_HIGH(GPIOG_PIN10) | \ - PIN_ODR_HIGH(GPIOG_PIN11) | \ - PIN_ODR_HIGH(GPIOG_PIN12) | \ - PIN_ODR_HIGH(GPIOG_PIN13) | \ - PIN_ODR_HIGH(GPIOG_ARD_D1) | \ - PIN_ODR_HIGH(GPIOG_PIN15)) -#define VAL_GPIOG_AFRL (PIN_AFIO_AF(GPIOG_ZIO_D65, 0U) | \ - PIN_AFIO_AF(GPIOG_ZIO_D64, 0U) | \ - PIN_AFIO_AF(GPIOG_ZIO_D49, 0U) | \ - PIN_AFIO_AF(GPIOG_ZIO_D50, 0U) | \ +#define VAL_GPIOG_PUPDR (PIN_PUPDR_FLOATING(GPIOG_PIN0) | \ + PIN_PUPDR_FLOATING(GPIOG_PIN1) | \ + PIN_PUPDR_FLOATING(GPIOG_PIN2) | \ + PIN_PUPDR_FLOATING(GPIOG_PIN3) | \ + PIN_PUPDR_FLOATING(GPIOG_PIN4) | \ + PIN_PUPDR_FLOATING(GPIOG_USB_OVER_CURRENT) |\ + PIN_PUPDR_FLOATING(GPIOG_USB_POWER_SWITCH_ON) |\ + PIN_PUPDR_FLOATING(GPIOG_LPUART1_TX) | \ + PIN_PUPDR_FLOATING(GPIOG_LPUART1_RX) | \ + PIN_PUPDR_FLOATING(GPIOG_PIN9) | \ + PIN_PUPDR_FLOATING(GPIOG_PIN10) | \ + PIN_PUPDR_FLOATING(GPIOG_PIN11) | \ + PIN_PUPDR_FLOATING(GPIOG_PIN12) | \ + PIN_PUPDR_FLOATING(GPIOG_PIN13) | \ + PIN_PUPDR_FLOATING(GPIOG_PIN14) | \ + PIN_PUPDR_FLOATING(GPIOG_PIN15)) +#define VAL_GPIOG_ODR (PIN_ODR_LOW(GPIOG_PIN0) | \ + PIN_ODR_LOW(GPIOG_PIN1) | \ + PIN_ODR_LOW(GPIOG_PIN2) | \ + PIN_ODR_LOW(GPIOG_PIN3) | \ + PIN_ODR_LOW(GPIOG_PIN4) | \ + PIN_ODR_LOW(GPIOG_USB_OVER_CURRENT) | \ + PIN_ODR_LOW(GPIOG_USB_POWER_SWITCH_ON) |\ + PIN_ODR_LOW(GPIOG_LPUART1_TX) | \ + PIN_ODR_LOW(GPIOG_LPUART1_RX) | \ + PIN_ODR_LOW(GPIOG_PIN9) | \ + PIN_ODR_LOW(GPIOG_PIN10) | \ + PIN_ODR_LOW(GPIOG_PIN11) | \ + PIN_ODR_LOW(GPIOG_PIN12) | \ + PIN_ODR_LOW(GPIOG_PIN13) | \ + PIN_ODR_LOW(GPIOG_PIN14) | \ + PIN_ODR_LOW(GPIOG_PIN15)) +#define VAL_GPIOG_AFRL (PIN_AFIO_AF(GPIOG_PIN0, 0U) | \ + PIN_AFIO_AF(GPIOG_PIN1, 0U) | \ + PIN_AFIO_AF(GPIOG_PIN2, 0U) | \ + PIN_AFIO_AF(GPIOG_PIN3, 0U) | \ PIN_AFIO_AF(GPIOG_PIN4, 0U) | \ - PIN_AFIO_AF(GPIOG_PIN5, 0U) | \ - PIN_AFIO_AF(GPIOG_USB_GPIO_OUT, 0U) | \ - PIN_AFIO_AF(GPIOG_USB_GPIO_IN, 0U)) -#define VAL_GPIOG_AFRH (PIN_AFIO_AF(GPIOG_PIN8, 0U) | \ - PIN_AFIO_AF(GPIOG_ARD_D0, 0U) | \ + PIN_AFIO_AF(GPIOG_USB_OVER_CURRENT, 0U) |\ + PIN_AFIO_AF(GPIOG_USB_POWER_SWITCH_ON, 0U) |\ + PIN_AFIO_AF(GPIOG_LPUART1_TX, 8U)) +#define VAL_GPIOG_AFRH (PIN_AFIO_AF(GPIOG_LPUART1_RX, 8U) | \ + PIN_AFIO_AF(GPIOG_PIN9, 0U) | \ PIN_AFIO_AF(GPIOG_PIN10, 0U) | \ PIN_AFIO_AF(GPIOG_PIN11, 0U) | \ PIN_AFIO_AF(GPIOG_PIN12, 0U) | \ PIN_AFIO_AF(GPIOG_PIN13, 0U) | \ - PIN_AFIO_AF(GPIOG_ARD_D1, 0U) | \ + PIN_AFIO_AF(GPIOG_PIN14, 0U) | \ PIN_AFIO_AF(GPIOG_PIN15, 0U)) -#define VAL_GPIOG_ASCR (PIN_ASCR_DISABLED(GPIOG_ZIO_D65) | \ - PIN_ASCR_DISABLED(GPIOG_ZIO_D64) | \ - PIN_ASCR_DISABLED(GPIOG_ZIO_D49) | \ - PIN_ASCR_DISABLED(GPIOG_ZIO_D50) | \ +#define VAL_GPIOG_ASCR (PIN_ASCR_DISABLED(GPIOG_PIN0) | \ + PIN_ASCR_DISABLED(GPIOG_PIN1) | \ + PIN_ASCR_DISABLED(GPIOG_PIN2) | \ + PIN_ASCR_DISABLED(GPIOG_PIN3) | \ PIN_ASCR_DISABLED(GPIOG_PIN4) | \ - PIN_ASCR_DISABLED(GPIOG_PIN5) | \ - PIN_ASCR_DISABLED(GPIOG_USB_GPIO_OUT) |\ - PIN_ASCR_DISABLED(GPIOG_USB_GPIO_IN) | \ - PIN_ASCR_DISABLED(GPIOG_PIN8) | \ - PIN_ASCR_DISABLED(GPIOG_ARD_D0) | \ + PIN_ASCR_DISABLED(GPIOG_USB_OVER_CURRENT) |\ + PIN_ASCR_DISABLED(GPIOG_USB_POWER_SWITCH_ON) |\ + PIN_ASCR_DISABLED(GPIOG_LPUART1_TX) | \ + PIN_ASCR_DISABLED(GPIOG_LPUART1_RX) | \ + PIN_ASCR_DISABLED(GPIOG_PIN9) | \ PIN_ASCR_DISABLED(GPIOG_PIN10) | \ PIN_ASCR_DISABLED(GPIOG_PIN11) | \ PIN_ASCR_DISABLED(GPIOG_PIN12) | \ PIN_ASCR_DISABLED(GPIOG_PIN13) | \ - PIN_ASCR_DISABLED(GPIOG_ARD_D1) | \ + PIN_ASCR_DISABLED(GPIOG_PIN14) | \ PIN_ASCR_DISABLED(GPIOG_PIN15)) -#define VAL_GPIOG_LOCKR (PIN_LOCKR_DISABLED(GPIOG_ZIO_D65) | \ - PIN_LOCKR_DISABLED(GPIOG_ZIO_D64) | \ - PIN_LOCKR_DISABLED(GPIOG_ZIO_D49) | \ - PIN_LOCKR_DISABLED(GPIOG_ZIO_D50) | \ +#define VAL_GPIOG_LOCKR (PIN_LOCKR_DISABLED(GPIOG_PIN0) | \ + PIN_LOCKR_DISABLED(GPIOG_PIN1) | \ + PIN_LOCKR_DISABLED(GPIOG_PIN2) | \ + PIN_LOCKR_DISABLED(GPIOG_PIN3) | \ PIN_LOCKR_DISABLED(GPIOG_PIN4) | \ - PIN_LOCKR_DISABLED(GPIOG_PIN5) | \ - PIN_LOCKR_DISABLED(GPIOG_USB_GPIO_OUT) |\ - PIN_LOCKR_DISABLED(GPIOG_USB_GPIO_IN) |\ - PIN_LOCKR_DISABLED(GPIOG_PIN8) | \ - PIN_LOCKR_DISABLED(GPIOG_ARD_D0) | \ + PIN_LOCKR_DISABLED(GPIOG_USB_OVER_CURRENT) |\ + PIN_LOCKR_DISABLED(GPIOG_USB_POWER_SWITCH_ON) |\ + PIN_LOCKR_DISABLED(GPIOG_LPUART1_TX) | \ + PIN_LOCKR_DISABLED(GPIOG_LPUART1_RX) | \ + PIN_LOCKR_DISABLED(GPIOG_PIN9) | \ PIN_LOCKR_DISABLED(GPIOG_PIN10) | \ PIN_LOCKR_DISABLED(GPIOG_PIN11) | \ PIN_LOCKR_DISABLED(GPIOG_PIN12) | \ PIN_LOCKR_DISABLED(GPIOG_PIN13) | \ - PIN_LOCKR_DISABLED(GPIOG_ARD_D1) | \ + PIN_LOCKR_DISABLED(GPIOG_PIN14) | \ PIN_LOCKR_DISABLED(GPIOG_PIN15)) /* * GPIOH setup: * - * PH0 - OSC_IN (input floating). - * PH1 - OSC_OUT (input floating). - * PH2 - PIN2 (input pullup). - * PH3 - PIN3 (input pullup). - * PH4 - PIN4 (input pullup). - * PH5 - PIN5 (input pullup). - * PH6 - PIN6 (input pullup). - * PH7 - PIN7 (input pullup). - * PH8 - PIN8 (input pullup). - * PH9 - PIN9 (input pullup). - * PH10 - PIN10 (input pullup). - * PH11 - PIN11 (input pullup). - * PH12 - PIN12 (input pullup). - * PH13 - PIN13 (input pullup). - * PH14 - PIN14 (input pullup). - * PH15 - PIN15 (input pullup). + * PH0 - PIN0 (analog). + * PH1 - PIN1 (analog). + * PH2 - PIN2 (input floating). + * PH3 - PIN3 (input floating). + * PH4 - PIN4 (input floating). + * PH5 - PIN5 (input floating). + * PH6 - PIN6 (input floating). + * PH7 - PIN7 (input floating). + * PH8 - PIN8 (input floating). + * PH9 - PIN9 (input floating). + * PH10 - PIN10 (input floating). + * PH11 - PIN11 (input floating). + * PH12 - PIN12 (input floating). + * PH13 - PIN13 (input floating). + * PH14 - PIN14 (input floating). + * PH15 - PIN15 (input floating). */ -#define VAL_GPIOH_MODER (PIN_MODE_INPUT(GPIOH_OSC_IN) | \ - PIN_MODE_INPUT(GPIOH_OSC_OUT) | \ +#define VAL_GPIOH_MODER (PIN_MODE_ANALOG(GPIOH_PIN0) | \ + PIN_MODE_ANALOG(GPIOH_PIN1) | \ PIN_MODE_INPUT(GPIOH_PIN2) | \ PIN_MODE_INPUT(GPIOH_PIN3) | \ PIN_MODE_INPUT(GPIOH_PIN4) | \ @@ -1591,8 +1364,8 @@ PIN_MODE_INPUT(GPIOH_PIN13) | \ PIN_MODE_INPUT(GPIOH_PIN14) | \ PIN_MODE_INPUT(GPIOH_PIN15)) -#define VAL_GPIOH_OTYPER (PIN_OTYPE_PUSHPULL(GPIOH_OSC_IN) | \ - PIN_OTYPE_PUSHPULL(GPIOH_OSC_OUT) | \ +#define VAL_GPIOH_OTYPER (PIN_OTYPE_PUSHPULL(GPIOH_PIN0) | \ + PIN_OTYPE_PUSHPULL(GPIOH_PIN1) | \ PIN_OTYPE_PUSHPULL(GPIOH_PIN2) | \ PIN_OTYPE_PUSHPULL(GPIOH_PIN3) | \ PIN_OTYPE_PUSHPULL(GPIOH_PIN4) | \ @@ -1607,8 +1380,8 @@ PIN_OTYPE_PUSHPULL(GPIOH_PIN13) | \ PIN_OTYPE_PUSHPULL(GPIOH_PIN14) | \ PIN_OTYPE_PUSHPULL(GPIOH_PIN15)) -#define VAL_GPIOH_OSPEEDR (PIN_OSPEED_HIGH(GPIOH_OSC_IN) | \ - PIN_OSPEED_HIGH(GPIOH_OSC_OUT) | \ +#define VAL_GPIOH_OSPEEDR (PIN_OSPEED_VERYLOW(GPIOH_PIN0) | \ + PIN_OSPEED_VERYLOW(GPIOH_PIN1) | \ PIN_OSPEED_VERYLOW(GPIOH_PIN2) | \ PIN_OSPEED_VERYLOW(GPIOH_PIN3) | \ PIN_OSPEED_VERYLOW(GPIOH_PIN4) | \ @@ -1623,40 +1396,40 @@ PIN_OSPEED_VERYLOW(GPIOH_PIN13) | \ PIN_OSPEED_VERYLOW(GPIOH_PIN14) | \ PIN_OSPEED_VERYLOW(GPIOH_PIN15)) -#define VAL_GPIOH_PUPDR (PIN_PUPDR_FLOATING(GPIOH_OSC_IN) | \ - PIN_PUPDR_FLOATING(GPIOH_OSC_OUT) | \ - PIN_PUPDR_PULLUP(GPIOH_PIN2) | \ - PIN_PUPDR_PULLUP(GPIOH_PIN3) | \ - PIN_PUPDR_PULLUP(GPIOH_PIN4) | \ - PIN_PUPDR_PULLUP(GPIOH_PIN5) | \ - PIN_PUPDR_PULLUP(GPIOH_PIN6) | \ - PIN_PUPDR_PULLUP(GPIOH_PIN7) | \ - PIN_PUPDR_PULLUP(GPIOH_PIN8) | \ - PIN_PUPDR_PULLUP(GPIOH_PIN9) | \ - PIN_PUPDR_PULLUP(GPIOH_PIN10) | \ - PIN_PUPDR_PULLUP(GPIOH_PIN11) | \ - PIN_PUPDR_PULLUP(GPIOH_PIN12) | \ - PIN_PUPDR_PULLUP(GPIOH_PIN13) | \ - PIN_PUPDR_PULLUP(GPIOH_PIN14) | \ - PIN_PUPDR_PULLUP(GPIOH_PIN15)) -#define VAL_GPIOH_ODR (PIN_ODR_HIGH(GPIOH_OSC_IN) | \ - PIN_ODR_HIGH(GPIOH_OSC_OUT) | \ - PIN_ODR_HIGH(GPIOH_PIN2) | \ - PIN_ODR_HIGH(GPIOH_PIN3) | \ - PIN_ODR_HIGH(GPIOH_PIN4) | \ - PIN_ODR_HIGH(GPIOH_PIN5) | \ - PIN_ODR_HIGH(GPIOH_PIN6) | \ - PIN_ODR_HIGH(GPIOH_PIN7) | \ - PIN_ODR_HIGH(GPIOH_PIN8) | \ - PIN_ODR_HIGH(GPIOH_PIN9) | \ - PIN_ODR_HIGH(GPIOH_PIN10) | \ - PIN_ODR_HIGH(GPIOH_PIN11) | \ - PIN_ODR_HIGH(GPIOH_PIN12) | \ - PIN_ODR_HIGH(GPIOH_PIN13) | \ - PIN_ODR_HIGH(GPIOH_PIN14) | \ - PIN_ODR_HIGH(GPIOH_PIN15)) -#define VAL_GPIOH_AFRL (PIN_AFIO_AF(GPIOH_OSC_IN, 0U) | \ - PIN_AFIO_AF(GPIOH_OSC_OUT, 0U) | \ +#define VAL_GPIOH_PUPDR (PIN_PUPDR_FLOATING(GPIOH_PIN0) | \ + PIN_PUPDR_FLOATING(GPIOH_PIN1) | \ + PIN_PUPDR_FLOATING(GPIOH_PIN2) | \ + PIN_PUPDR_FLOATING(GPIOH_PIN3) | \ + PIN_PUPDR_FLOATING(GPIOH_PIN4) | \ + PIN_PUPDR_FLOATING(GPIOH_PIN5) | \ + PIN_PUPDR_FLOATING(GPIOH_PIN6) | \ + PIN_PUPDR_FLOATING(GPIOH_PIN7) | \ + PIN_PUPDR_FLOATING(GPIOH_PIN8) | \ + PIN_PUPDR_FLOATING(GPIOH_PIN9) | \ + PIN_PUPDR_FLOATING(GPIOH_PIN10) | \ + PIN_PUPDR_FLOATING(GPIOH_PIN11) | \ + PIN_PUPDR_FLOATING(GPIOH_PIN12) | \ + PIN_PUPDR_FLOATING(GPIOH_PIN13) | \ + PIN_PUPDR_FLOATING(GPIOH_PIN14) | \ + PIN_PUPDR_FLOATING(GPIOH_PIN15)) +#define VAL_GPIOH_ODR (PIN_ODR_LOW(GPIOH_PIN0) | \ + PIN_ODR_LOW(GPIOH_PIN1) | \ + PIN_ODR_LOW(GPIOH_PIN2) | \ + PIN_ODR_LOW(GPIOH_PIN3) | \ + PIN_ODR_LOW(GPIOH_PIN4) | \ + PIN_ODR_LOW(GPIOH_PIN5) | \ + PIN_ODR_LOW(GPIOH_PIN6) | \ + PIN_ODR_LOW(GPIOH_PIN7) | \ + PIN_ODR_LOW(GPIOH_PIN8) | \ + PIN_ODR_LOW(GPIOH_PIN9) | \ + PIN_ODR_LOW(GPIOH_PIN10) | \ + PIN_ODR_LOW(GPIOH_PIN11) | \ + PIN_ODR_LOW(GPIOH_PIN12) | \ + PIN_ODR_LOW(GPIOH_PIN13) | \ + PIN_ODR_LOW(GPIOH_PIN14) | \ + PIN_ODR_LOW(GPIOH_PIN15)) +#define VAL_GPIOH_AFRL (PIN_AFIO_AF(GPIOH_PIN0, 0U) | \ + PIN_AFIO_AF(GPIOH_PIN1, 0U) | \ PIN_AFIO_AF(GPIOH_PIN2, 0U) | \ PIN_AFIO_AF(GPIOH_PIN3, 0U) | \ PIN_AFIO_AF(GPIOH_PIN4, 0U) | \ @@ -1671,8 +1444,8 @@ PIN_AFIO_AF(GPIOH_PIN13, 0U) | \ PIN_AFIO_AF(GPIOH_PIN14, 0U) | \ PIN_AFIO_AF(GPIOH_PIN15, 0U)) -#define VAL_GPIOH_ASCR (PIN_ASCR_DISABLED(GPIOH_OSC_IN) | \ - PIN_ASCR_DISABLED(GPIOH_OSC_OUT) | \ +#define VAL_GPIOH_ASCR (PIN_ASCR_DISABLED(GPIOH_PIN0) | \ + PIN_ASCR_DISABLED(GPIOH_PIN1) | \ PIN_ASCR_DISABLED(GPIOH_PIN2) | \ PIN_ASCR_DISABLED(GPIOH_PIN3) | \ PIN_ASCR_DISABLED(GPIOH_PIN4) | \ @@ -1687,8 +1460,8 @@ PIN_ASCR_DISABLED(GPIOH_PIN13) | \ PIN_ASCR_DISABLED(GPIOH_PIN14) | \ PIN_ASCR_DISABLED(GPIOH_PIN15)) -#define VAL_GPIOH_LOCKR (PIN_LOCKR_DISABLED(GPIOH_OSC_IN) | \ - PIN_LOCKR_DISABLED(GPIOH_OSC_OUT) | \ +#define VAL_GPIOH_LOCKR (PIN_LOCKR_DISABLED(GPIOH_PIN0) | \ + PIN_LOCKR_DISABLED(GPIOH_PIN1) | \ PIN_LOCKR_DISABLED(GPIOH_PIN2) | \ PIN_LOCKR_DISABLED(GPIOH_PIN3) | \ PIN_LOCKR_DISABLED(GPIOH_PIN4) | \ @@ -1707,39 +1480,39 @@ /* * GPIOI setup: * - * PI0 - PIN0 (input pullup). - * PI1 - PIN1 (input pullup). - * PI2 - PIN2 (input pullup). - * PI3 - PIN3 (input pullup). - * PI4 - PIN4 (input pullup). - * PI5 - PIN5 (input pullup). - * PI6 - PIN6 (input pullup). - * PI7 - PIN7 (input pullup). - * PI8 - PIN8 (input pullup). - * PI9 - PIN9 (input pullup). - * PI10 - PIN10 (input pullup). - * PI11 - PIN11 (input pullup). - * PI12 - PIN12 (input pullup). - * PI13 - PIN13 (input pullup). - * PI14 - PIN14 (input pullup). - * PI15 - PIN15 (input pullup). + * PI0 - PIN0 (analog). + * PI1 - PIN1 (analog). + * PI2 - PIN2 (analog). + * PI3 - PIN3 (analog). + * PI4 - PIN4 (analog). + * PI5 - PIN5 (analog). + * PI6 - PIN6 (analog). + * PI7 - PIN7 (analog). + * PI8 - PIN8 (analog). + * PI9 - PIN9 (analog). + * PI10 - PIN10 (analog). + * PI11 - PIN11 (analog). + * PI12 - PIN12 (analog). + * PI13 - PIN13 (analog). + * PI14 - PIN14 (analog). + * PI15 - PIN15 (analog). */ -#define VAL_GPIOI_MODER (PIN_MODE_INPUT(GPIOI_PIN0) | \ - PIN_MODE_INPUT(GPIOI_PIN1) | \ - PIN_MODE_INPUT(GPIOI_PIN2) | \ - PIN_MODE_INPUT(GPIOI_PIN3) | \ - PIN_MODE_INPUT(GPIOI_PIN4) | \ - PIN_MODE_INPUT(GPIOI_PIN5) | \ - PIN_MODE_INPUT(GPIOI_PIN6) | \ - PIN_MODE_INPUT(GPIOI_PIN7) | \ - PIN_MODE_INPUT(GPIOI_PIN8) | \ - PIN_MODE_INPUT(GPIOI_PIN9) | \ - PIN_MODE_INPUT(GPIOI_PIN10) | \ - PIN_MODE_INPUT(GPIOI_PIN11) | \ - PIN_MODE_INPUT(GPIOI_PIN12) | \ - PIN_MODE_INPUT(GPIOI_PIN13) | \ - PIN_MODE_INPUT(GPIOI_PIN14) | \ - PIN_MODE_INPUT(GPIOI_PIN15)) +#define VAL_GPIOI_MODER (PIN_MODE_ANALOG(GPIOI_PIN0) | \ + PIN_MODE_ANALOG(GPIOI_PIN1) | \ + PIN_MODE_ANALOG(GPIOI_PIN2) | \ + PIN_MODE_ANALOG(GPIOI_PIN3) | \ + PIN_MODE_ANALOG(GPIOI_PIN4) | \ + PIN_MODE_ANALOG(GPIOI_PIN5) | \ + PIN_MODE_ANALOG(GPIOI_PIN6) | \ + PIN_MODE_ANALOG(GPIOI_PIN7) | \ + PIN_MODE_ANALOG(GPIOI_PIN8) | \ + PIN_MODE_ANALOG(GPIOI_PIN9) | \ + PIN_MODE_ANALOG(GPIOI_PIN10) | \ + PIN_MODE_ANALOG(GPIOI_PIN11) | \ + PIN_MODE_ANALOG(GPIOI_PIN12) | \ + PIN_MODE_ANALOG(GPIOI_PIN13) | \ + PIN_MODE_ANALOG(GPIOI_PIN14) | \ + PIN_MODE_ANALOG(GPIOI_PIN15)) #define VAL_GPIOI_OTYPER (PIN_OTYPE_PUSHPULL(GPIOI_PIN0) | \ PIN_OTYPE_PUSHPULL(GPIOI_PIN1) | \ PIN_OTYPE_PUSHPULL(GPIOI_PIN2) | \ @@ -1772,38 +1545,38 @@ PIN_OSPEED_VERYLOW(GPIOI_PIN13) | \ PIN_OSPEED_VERYLOW(GPIOI_PIN14) | \ PIN_OSPEED_VERYLOW(GPIOI_PIN15)) -#define VAL_GPIOI_PUPDR (PIN_PUPDR_PULLUP(GPIOI_PIN0) | \ - PIN_PUPDR_PULLUP(GPIOI_PIN1) | \ - PIN_PUPDR_PULLUP(GPIOI_PIN2) | \ - PIN_PUPDR_PULLUP(GPIOI_PIN3) | \ - PIN_PUPDR_PULLUP(GPIOI_PIN4) | \ - PIN_PUPDR_PULLUP(GPIOI_PIN5) | \ - PIN_PUPDR_PULLUP(GPIOI_PIN6) | \ - PIN_PUPDR_PULLUP(GPIOI_PIN7) | \ - PIN_PUPDR_PULLUP(GPIOI_PIN8) | \ - PIN_PUPDR_PULLUP(GPIOI_PIN9) | \ - PIN_PUPDR_PULLUP(GPIOI_PIN10) | \ - PIN_PUPDR_PULLUP(GPIOI_PIN11) | \ - PIN_PUPDR_PULLUP(GPIOI_PIN12) | \ - PIN_PUPDR_PULLUP(GPIOI_PIN13) | \ - PIN_PUPDR_PULLUP(GPIOI_PIN14) | \ - PIN_PUPDR_PULLUP(GPIOI_PIN15)) -#define VAL_GPIOI_ODR (PIN_ODR_HIGH(GPIOI_PIN0) | \ - PIN_ODR_HIGH(GPIOI_PIN1) | \ - PIN_ODR_HIGH(GPIOI_PIN2) | \ - PIN_ODR_HIGH(GPIOI_PIN3) | \ - PIN_ODR_HIGH(GPIOI_PIN4) | \ - PIN_ODR_HIGH(GPIOI_PIN5) | \ - PIN_ODR_HIGH(GPIOI_PIN6) | \ - PIN_ODR_HIGH(GPIOI_PIN7) | \ - PIN_ODR_HIGH(GPIOI_PIN8) | \ - PIN_ODR_HIGH(GPIOI_PIN9) | \ - PIN_ODR_HIGH(GPIOI_PIN10) | \ - PIN_ODR_HIGH(GPIOI_PIN11) | \ - PIN_ODR_HIGH(GPIOI_PIN12) | \ - PIN_ODR_HIGH(GPIOI_PIN13) | \ - PIN_ODR_HIGH(GPIOI_PIN14) | \ - PIN_ODR_HIGH(GPIOI_PIN15)) +#define VAL_GPIOI_PUPDR (PIN_PUPDR_FLOATING(GPIOI_PIN0) | \ + PIN_PUPDR_FLOATING(GPIOI_PIN1) | \ + PIN_PUPDR_FLOATING(GPIOI_PIN2) | \ + PIN_PUPDR_FLOATING(GPIOI_PIN3) | \ + PIN_PUPDR_FLOATING(GPIOI_PIN4) | \ + PIN_PUPDR_FLOATING(GPIOI_PIN5) | \ + PIN_PUPDR_FLOATING(GPIOI_PIN6) | \ + PIN_PUPDR_FLOATING(GPIOI_PIN7) | \ + PIN_PUPDR_FLOATING(GPIOI_PIN8) | \ + PIN_PUPDR_FLOATING(GPIOI_PIN9) | \ + PIN_PUPDR_FLOATING(GPIOI_PIN10) | \ + PIN_PUPDR_FLOATING(GPIOI_PIN11) | \ + PIN_PUPDR_FLOATING(GPIOI_PIN12) | \ + PIN_PUPDR_FLOATING(GPIOI_PIN13) | \ + PIN_PUPDR_FLOATING(GPIOI_PIN14) | \ + PIN_PUPDR_FLOATING(GPIOI_PIN15)) +#define VAL_GPIOI_ODR (PIN_ODR_LOW(GPIOI_PIN0) | \ + PIN_ODR_LOW(GPIOI_PIN1) | \ + PIN_ODR_LOW(GPIOI_PIN2) | \ + PIN_ODR_LOW(GPIOI_PIN3) | \ + PIN_ODR_LOW(GPIOI_PIN4) | \ + PIN_ODR_LOW(GPIOI_PIN5) | \ + PIN_ODR_LOW(GPIOI_PIN6) | \ + PIN_ODR_LOW(GPIOI_PIN7) | \ + PIN_ODR_LOW(GPIOI_PIN8) | \ + PIN_ODR_LOW(GPIOI_PIN9) | \ + PIN_ODR_LOW(GPIOI_PIN10) | \ + PIN_ODR_LOW(GPIOI_PIN11) | \ + PIN_ODR_LOW(GPIOI_PIN12) | \ + PIN_ODR_LOW(GPIOI_PIN13) | \ + PIN_ODR_LOW(GPIOI_PIN14) | \ + PIN_ODR_LOW(GPIOI_PIN15)) #define VAL_GPIOI_AFRL (PIN_AFIO_AF(GPIOI_PIN0, 0U) | \ PIN_AFIO_AF(GPIOI_PIN1, 0U) | \ PIN_AFIO_AF(GPIOI_PIN2, 0U) | \ diff --git a/os/hal/boards/ST_NUCLEO144_L4R5ZI/cfg/board.chcfg b/os/hal/boards/ST_NUCLEO144_L4R5ZI/cfg/board.chcfg index 9f1812467..566d11315 100644 --- a/os/hal/boards/ST_NUCLEO144_L4R5ZI/cfg/board.chcfg +++ b/os/hal/boards/ST_NUCLEO144_L4R5ZI/cfg/board.chcfg @@ -13,1466 +13,458 @@ STM32L4R5xx - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + + - - - - - - - - - - - - - - - - + + + + + + + + + + + + + + + + - - - - - - - - - - - - - - - - + + + + + + + + + + + + + + + + -- cgit v1.2.3